限定检索结果

检索条件"作者=赵振纲"
16 条 记 录,以下是1-10 订阅
视图:
排序:
高效率音频功率放大器评述
收藏 引用
《电子世界》2002年 第12期 41-42页
作者:赵振纲全国大学生电子设计竞赛全国专家评审组 
《高效率音频功率放大器》(D题)的任务是设计一个在5V电源电压工作的音频功率放大器,要求最大正弦波信号输出功率不小于1W,在中、低功率输出(500mW,200mW)时,有尽量高的效率,并要求在尽量低的电源电压下可以工作。其目的是设计一个适于...
来源:详细信息评论
Informix数据库大表维护
收藏 引用
《重庆通信业》2011年 第1期 64-65页
作者:赵振纲重庆铁通网管中心 
智能业务为了实现部分功能(如记录查询、充值回滚),往往会浸计一些日志表,用于记录业务操作信息。这些表随着智能业务在网上长期的运行,会变得非常大。随着表数据量增大,占用extent数增多,索引长时间未更新,其效率在下降。当这...
来源:详细信息评论
数字电路课程教学改革的建议与实验
收藏 引用
《电工教学》1997年 第1期19卷 5-7页
作者:赵振纲 肖冰北京邮电大学电路中心北京100088 
以数字集成电路的设计和应用为主要教学内容的数字电路课程,只有在教学内容、教学方法、实验内容、方法和工具等诸方面,不断地更新,才可能使培养的学生走出校门后,较快地胜任有关的技术工作。本文介绍了现代数字电路的发展情况和设...
来源:详细信息评论
Max7000系列PLD器件的资源利用率问题
收藏 引用
《电气电子教学学报》1999年 第2期21卷 19-21页
作者:肖冰 郭莉 赵振纲北京邮电大学电路中心北京100876 
随着电子技术的发展,电子系统设计自动化和硬件描述语言将逐步引入到数字电路实验教学中。本交通过举例说明在应用电子系统设计自动化和硬件描述语言进行数字电路设计时如何解决优化,有效利用器件资源的问题。
来源:详细信息评论
用TMS320C50实现2Mbit/s七号信令链路控制终端
收藏 引用
《数字通信》1999年 第4期26卷 9-11,42页
作者:岳安祥 赵振纲北京邮电大学电信工程学院北京100876 
目前的七号信令网基本上基于64 kbit/s的信令链路,随着移动、智能等电信新业务的逐渐引入,信令业务负荷不断增大,因而有必要在信令网中引入2 Mbit/s 的高速七号信令链路。本文在概要介绍2 Mbit/s七号信令协议...
来源:详细信息评论
基于IP核的FPGA FFT算法模块的设计与实现
收藏 引用
《无线电工程》2008年 第8期38卷 29-31页
作者:窦秀梅 赵振纲北京邮电大学信息工程学院北京100876 
介绍了一种基于IP核的FFT算法的设计与实现方法。FFT IP核允许设置不同的计算参数与结构,可以方便灵活地实现FFT算法。详细分析了FFT IP核的各个参数的意义。研究结果表明,应用FFT IP核能够设计出符合不同性能要求的高性能的傅里叶变换...
来源:详细信息评论
基于临界频带的子带滤波语音增强
收藏 引用
《无线电工程》2007年 第11期37卷 18-20页
作者:徐晶晶 赵振纲北京邮电大学信息工程学院北京100876 
根据人耳的听觉感知特性,提出了一种基于子带滤波的优化语音增强方法。基于临界频带设计滤波器将输入信号分成若干子带,依据估计出的每个子带的短时信噪比来对相应子带的时域信号逐帧进行独立的自适应处理后再合成。语音增强性能评估结...
来源:详细信息评论
一种应用于CHESS跳频系统的位同步算法
收藏 引用
《无线电工程》2005年 第10期35卷 8-9,35页
作者:王强 赵振纲 袁志敏北京邮电大学信息工程学院北京100876 
相关跳频增强型扩谱(CHESS)电台的信号接收主要依赖于滑动窗FFT,窗起始位置的偏差势必会影响后续解跳解码的可靠性,必须设计一个同步算法使滑动窗FFT尽量逼近理想的初始位置。介绍了一种应用于差分跳频CHESS系统的位同步算法,并对算法...
来源:详细信息评论
基于TMS320C5509的DSP数据采集器设计
收藏 引用
《无线电工程》2009年 第11期39卷 22-25页
作者:龚树超 赵振纲 刘佳 李一喆北京邮电大学信息与通信工程学院数字信号处理实验室北京100876 
基于软件无线电平台,设计出了一种高精度的军用无中心交互式通信系统[1,2]的中频数据采集器。采集器以TMS320c5509为采集主嵌入式处理器,利用多通道缓存串口接口McBSP与AD模块的实现SPI总线方式的数据采集,采用DMA双缓存和并行处理结构...
来源:详细信息评论
简易逻辑分析仪(D题)
收藏 引用
《电子世界》2004年 第6期 41-44页
作者:黄任 杨芳芳 张万能 赵振纲北京邮电大学信息工程学院 
本系统采用高速单片机AVRATmega16和FPGAAlteraFlex10K10作为系统的核心,由数据采集模块、控制模块、示波器显示模块、掉电存储模块、键盘、LCD显示、RS232打印机接口等模块组成。该系统实现了任意路数(最多8路)、任意级数(最多3级)数...
来源:详细信息评论
聚类工具 回到顶部