限定检索结果

检索条件"作者=路冬冬"
4 条 记 录,以下是1-10 订阅
视图:
排序:
基于指令距离的存储相关性预测方法
收藏 引用
《计算机应用》2013年 第7期33卷 1903-1907页
作者:路冬冬 何军 杨剑新 王飙上海高性能集成电路设计中心前端设计部上海201204 
存储相关性预测对于减少存储相关性冲突、提高微处理器性能具有十分重要的作用。针对传统相关性预测器硬件开销大、可实现性较差的缺点,通过对存储相关性的局部性分析,提出了一种基于指令距离的存储相关性预测方法。该方法充分利用了发...
来源:详细信息评论
基于双倍步长数据流的硬件预取机制
收藏 引用
《计算机工程》2019年 第6期45卷 115-118,126页
作者:王锦涵 李俊 路冬冬 张海龙 朱英上海高性能集成电路设计中心 
硬件数据预取技术可以有效提升处理器的访存性能,但传统流预取策略存在预取不及时的问题。为此,提出一种双倍步长流预取策略,并设计对应的预取部件结构。预取部件自动检测数据流的固定步长并将该步长扩大为原有的2倍,以计算预取地址。...
来源:详细信息评论
自适应存储相关性预测器
收藏 引用
《计算机科学》2013年 第4期40卷 38-40,54页
作者:班冬松 颜世云 李礼 杨剑新 路冬冬上海高性能集成电路设计中心上海201204 
访存指令的乱序执行会导致存储相关性冲突。存储相关性预测技术能够减少相关性冲突,提升处理器性能。已有学术研究工作普遍存在硬件开销大、实现复杂度高的不足;商业处理器中的存储相关性预测技术虽然实现简单,但又存在不具有自适应性...
来源:详细信息评论
基于状态机控制的硬件Page Walk方案与实现
收藏 引用
《计算机与数字工程》2019年 第11期47卷 2733-2737页
作者:路冬冬 王炳凯 杜鑫上海高性能集成电路设计中心上海201204 电子科技大学电子科学与工程学院成都610054 
在现代微处理器中,虚实地址代换一般处于Cache访问的关键路径上,旁路转换缓冲(TLB)作为虚实地址代换的专用缓冲,用于提高虚实地址代换的速度。当不命中TLB时,需要逐级查找页表以获取代换后的物理地址。论文提出一种基于状态机控制的硬...
来源:详细信息评论
聚类工具 回到顶部