T=题名(书名、题名),A=作者(责任者),K=主题词,P=出版物名称,PU=出版社名称,O=机构(作者单位、学位授予单位、专利申请人),L=中图分类号,C=学科分类号,U=全部字段,Y=年(出版发行年、学位年度、标准发布年)
AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
范例一:(K=图书馆学 OR K=情报学) AND A=范并思 AND Y=1982-2016
范例二:P=计算机应用与软件 AND (U=C++ OR U=Basic) NOT K=Visual AND Y=2011-2016
摘要:FPDP(front panel data port,前面板数据口)协议在高速数据采集及数据处理系统中具有时序设计简洁,传输速率配置灵活,等待时间少等优良特性。但是,FPDP有一个主要的限制,即前端数据产生系统必须放置到距离数字信号处理器(DSP)系统1~5m内,于是VITA开发了串行PFDP(SFPDP)(VITA17.1)来解决距离限制的问题。简要分析了SFPDP的概念,并基于FPGA给出了SFPDP协议的应用实例,验证了该协议在此类应用中的可行性。
摘要:FPGA的动态重构功能是通用信号处理系统必不可少的功能。针对基于UltraScale架构FPGA,本文分析了其配置模式、配置过程,介绍了两种应用案例中的设计方案和硬件连接图,并分别采用主BPI和从SelectMAP两种方法在通用信号处理系统上完成了验证。目前该技术已在航空电子领域多个工程项目中得到应用,对同类机载产品的开发具有借鉴意义。
摘要:智能云计算是下一代智能作战装备的发展趋势,本文针对军事应用场景下的高实时性要求,介绍一种嵌入式智能云计算平台。该系统基于ARM+DSP+FPGA架构,采用MapReduce技术,可实现大数据智能计算方法在典型军事应用场景下的应用。
摘要:ORBexpress是一款高性能的实时CORBA中间件。由于一般情况下DSP存储器资源有限,在其DSP产品中,没有提供IIOP(即支持TCP/IP的transport)。这里分析了设计transport的方法,并基于DSP6455给出了实现IIOP的应用实例。验证了CORBA的transport的设计和实现方法。
摘要:随着嵌入式系统设计的复杂化和功能的多样化,如何实现基于FPGA结构的系统动态配置十分重要。本文介绍了FPGA配置过程、配置模式、配置数据流格式等问题,同时介绍通过DSP实现对FPGA的动态配置的设计与接口电路实现。
摘要:介绍基于FPGA分区加载的新型多通道通用信号处理系统,采用FPGA+DSP+ADC架构,支持3通道数十种波形的运行、存储、动态重构功能。该系统适用于机载综合化前端高速射频采样和信号处理小型化应用。
地址:宁波市钱湖南路8号浙江万里学院(315100)
Tel:0574-88222222
招生:0574-88222065 88222066
Email:yzb@zwu.edu.cn