限定检索结果

检索条件"作者=陈弘毅"
65 条 记 录,以下是1-10 订阅
视图:
排序:
高性能网络安全处理器的设计
收藏 引用
《清华大学学报(自然科学版)》2010年 第1期50卷 13-17页
作者:王海欣 白国强 陈弘毅清华大学微电子学研究所北京100084 
提出一种支持IPSec、SSL/TLS网络安全协议的高性能网络安全处理器的系统结构设计。该设计采用了系统级的流水线及双路单向总线设计,提高了数据传输通路的数据传输速率并且缓解了总线仲裁及数据拥塞。经过特定面积/性能优化过的密码算法...
来源:详细信息评论
便携式电子系统的DC/DC开关电源系统结构设计和研究
收藏 引用
《固体电子学研究与进展》2002年 第2期22卷 164-169页
作者:王海永 李永明 陈弘毅清华大学微电子学研究所北京100084 
介绍了 DC/DC开关稳压电源系统结构的设计 ,分析了提高电源转换效率的系统设计方法。提出了一种适于 LSI实现的
来源:详细信息评论
快速实现SHA-1算法的硬件结构
收藏 引用
《清华大学学报(自然科学版)》2005年 第1期45卷 123-125,129页
作者:黄谆 白国强 陈弘毅清华大学微电子学研究所北京100084 
安全散列算法是数字签名等密码学应用中重要的工具。目前最常用的安全散列算法是SHA-1算法,它被广泛地应用于电子商务等信息安全领域。为了满足应用对安全散列算法计算速度的需要,该文提出了一种快速计算SHA-1算法的硬件结构。该方法通...
来源:详细信息评论
使用优化的CIOS算法的模运算处理器
收藏 引用
《清华大学学报(自然科学版)》2004年 第4期44卷 538-541页
作者:孙怡乐 吴行军 陈弘毅清华大学微电子学研究所北京100084 
为以较小的面积代价实现RSA公钥密码算法及其他一些算法所需的求模、模加、模乘、模幂等运算,该文设计了一种可作为协处理器使用的模运算处理器。运算数据的长度可变,范围从256b到2048b。采用优化的CIOS(coarselyintegratedoperatedscan...
来源:详细信息评论
一种IEEE 802.11b基带处理器的低硬件复杂度设计
收藏 引用
《清华大学学报(自然科学版)》2005年 第4期45卷 557-560页
作者:涂春江 周欣 刘伯安 陈弘毅清华大学微电子学研究所北京100084 
为了降低基带处理器的硬件复杂度以减少系统的成本,该文提出了一种适用于IEEE802.11b的基带处理器设计。重点描述了捕获、同步以及补偿码键控(CCK)解调方法。在捕获和同步过程中,采用了天线锁定技术,并且利用一种特殊转置结构的相关器...
来源:详细信息评论
用于超宽带通信的简化RAKE接收机
收藏 引用
《清华大学学报(自然科学版)》2006年 第10期46卷 1742-1746页
作者:涂春江 刘伯安 陈弘毅清华大学微电子学研究所北京100084 
针对直接序列扩频超宽带通信系统中前端电路复杂度较高的问题,设计了一种新的简化RAKE接收机。这种接收机避免在前端接收电路上对每径信号进行的模拟相关运算,将脉冲信号通过接收机做相关运算变换到低频信号之后进行数字处理,从而降低...
来源:详细信息评论
ATM-SDH分接/复接系统中的专用集成电路设计
收藏 引用
《清华大学学报(自然科学版)》1999年 第S1期39卷 105-108页
作者:支军 魏少军 陈弘毅清华大学微电子学研究所 
为解决低速ATM信号高效经过SDH网络进行传输,设计了ATM-SDH分接/复接系统中的专用集成电路THHT97C01芯片。设计中通过采用基于硬件描述、自顶而下的高层设计流程,包括系统模块分解、算法分析、设计描述和综合...
来源:详细信息评论
2-GHzCMOS射频低噪声放大器的设计与测试
收藏 引用
《电子学报》2002年 第9期30卷 1278-1281页
作者:林敏 王海永 李永明 陈弘毅清华大学微电子学研究所北京100084 
本文采用 CMOS艺,针对无线通信系统前端(Front-end)的低噪声放大器进行了分析、设计、仿真和测试。测试结果表明,该放大器工作在 2.04GHz的中心频率上,3dB带宽约为 110MHz,功率增益为 22dB,NF小于 3.3dB.测试结果与仿真结果能够很好...
来源:详细信息评论
基于SCR的双向ESD保护器件研究
收藏 引用
《微电子学》2008年 第4期38卷 485-488,492页
作者:刘剑 陈弘毅清华大学微电子学研究所北京100084 
可控硅整流器件(SCR)结构用于集成电路的静电放电(ESD)保护具有提高保护效率,减小芯片面积和降低寄生参数的优点。对基于SCR的双向ESD保护器件进行了研究;建立了一种ESD保护器件仿真设计平台,对该器件的结构、关键参数和性能进行了系统...
来源:详细信息评论
高速网络安全协处理器中PCI-X接口设计
收藏 引用
《计算机工程》2009年 第7期35卷 212-214页
作者:朱莹 白国强 陈弘毅清华大学微电子学研究所信息科学与技术国家实验室北京100084 
介绍高速网络安全协处理器中PCI-X接口模块的设计方法,利用IPSec和SSL/TLS2种协议优化系统,并配置各种算法引擎。协处理器采用具有更高性能的PCI-X总线接口及SoC芯片,能够同时满足PCI-X总线协议和协处理器内部的特殊传输要求。实验结果...
来源:详细信息评论
聚类工具 回到顶部