T=题名(书名、题名),A=作者(责任者),K=主题词,P=出版物名称,PU=出版社名称,O=机构(作者单位、学位授予单位、专利申请人),L=中图分类号,C=学科分类号,U=全部字段,Y=年(出版发行年、学位年度、标准发布年)
AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
范例一:(K=图书馆学 OR K=情报学) AND A=范并思 AND Y=1982-2016
范例二:P=计算机应用与软件 AND (U=C++ OR U=Basic) NOT K=Visual AND Y=2011-2016
摘要:The design of a high-speed decoder using traditional partly parallel architecture for Non-Quasi-Cyclic(NQC) Low-Density Parity-Check(LDPC) codes is a challenging problem due to its high memory-block cost and low hardware utilization efficiency. In this paper, we present efficient hardware implementation schemes for NQCLDPC codes. First, we propose an implementation-oriented construction scheme for NQC-LDPC codes to avoid memory-access conflict in the partly parallel decoder. Then, we propose a Modified Overlapped Message-Passing(MOMP) algorithm for the hardware implementation of NQC-LDPC codes. This algorithm doubles the hardware utilization efficiency and supports a higher degree of parallelism than that used in the Overlapped Message Passing(OMP) technique proposed in previous works. We also present single-core and multi-core decoder architectures in the proposed MOMP algorithm to reduce memory cost and improve circuit efficiency. Moreover, we introduce a technique called the cycle bus to further reduce the number of block RAMs in multi-core decoders. Using numerical examples, we show that, for a rate-2/3, length-15360 NQC-LDPC code with 8.43-d B coding gain for Binary PhaseShift Keying(BPSK) in an Additive White Gaussian Noise(AWGN) channel, the decoder with the proposed scheme achieves a 23.8%–52.6% reduction in logic utilization per Mbps and a 29.0%–90.0% reduction in message-memory bits per Mbps.
摘要:单载波超宽带(SC-UWB)系统存在长时延密集多径,严重影响系统性能。传统信道均衡方法的均衡效果不够理想,而传统分集方法的硬件复杂度高且数据冗余量大。该文提出一种单载波频域均衡(SC-FDE)与时域分数级分集联合设计方法,以对抗超宽带(UWB)系统的复杂密集多径。该方法在发端为两个或多个信息支路配备一个分集支路;收端先进行SC-FDE,然后将信息支路和分集支路得到的均衡结果进行基于后验概率的分集合并或低复杂度的等增益分集合并,最终恢复出原始数据。该方法具有单天线、低冗余的特点,仅需1.5倍或更低倍数的分集,即可取得良好的分集增益。仿真结果表明:在误码率为10-3下,该方法与SC-FDE相比有3dB的分集增益。
摘要:提高卫星数字传输的速率要求增大信道带宽,需要接收端的高采样率的模数转换器支持。在极高采样率下,共模(I)、正交(Q)两路使用独立的模数转换器采样,需要分别进行基带处理。针对该应用场景,设计了一种IQ独立处理的基带结构。该结构通过重新设计辅助序列、调整处理顺序、改变处理算法等手段,使频偏估计与定时同步等处理步骤能在IQ数据上独立进行。仿真结果表明:所设计的结构传输速度快,与传统结构的误比特率性能差距在2dB之内。
摘要:针对长多径时延扩展环境下的直接序列扩频单载波超宽带系统,提出了一种全数字Rake接收机的分级实现的设计方法。该设计方法利用两级移位寄存器和两级多路选择器实现Rake接收机的多径分离部分。与传统的Rake接收机设计相比,此文提出的等效方案可以有效地降低硬件资源消耗,避免布线拥塞,适合于采用现场可编程门阵列(FPGA)和专用集成电路(ASIC)实现。而且,该设计可以在传输过程中灵活选择多径分量以满足跟踪定时偏差的要求。此外,还给出了基于SMIC 0.18μm CMOS工艺下的超宽带接收机版图。
摘要:星载设备长时间工作在空间环境中,宇宙中的带电粒子会造成器件功能异常,产生存储器软错误,严重时会损坏硬件电路。为模拟辐照环境对器件的影响,利用Xilinx公司的软错误缓解(SEM)控制器IP核,搭建了基于Xilinx Kintex-7的验证与测试平台,完成对SEM IP核的功能验证。为提高测试效率,设计了基于上述平台的自动注错方法。经过验证,该方法能够达到预期的帧地址覆盖率。实验结果表明,SEM IP核具备软错误注入与缓解功能,自动注错方法有利于此IP核的实际应用。
摘要:单载波超宽带通信系统的均衡在芯片实现中面临高吞吐率、高性能和低复杂度三方面问题。该文首先比较了最大似然均衡(MLSE)、线性均衡(LE)、判决反馈均衡(DFE)及单载波频域均衡(SC-FDE)在性能、复杂度及高速化实现上的优缺点,并综合考虑SC-UWB系统这一特殊的应用场景最终选择了DFE。然后针对DFE算法中的三个关键参数——前馈阶数Nf,反馈阶数Nb及判决延迟D,提出了一种实际系统中有效且实用的参数优化设计策略,最后仿真证明了优化策略的实用性和有效性。
摘要:超宽带系统卷积译码器在芯片实现中面临高速率、低功耗的挑战,本文在分析比较了多种Viterbi译码算法和结构的基础上,提出了一种适合芯片实现的并行回溯的译码器结构。该结构通过牺牲30%的存储资源以增加并行回溯分支,从而译码器工作时钟降至传统结构的一半。仿真和测试表明,该译码器在没有损失性能的情况下,单个译码模块速率可达到220Mbps,延时只有2.4μS,可支持低延时的突发模式。
摘要:为了寻求新型高效、环境友好的除草化合物,以2-氟-4-氯苯胺为原料,依据活性亚结构拼接的方法,设计合成了26个结构新颖的脲嘧啶类化合物.其结构经1H NMR、13C NMR、HRMS分析确认.苗后除草活性测试结果表明,在浓度为37.5 g/hm^(2)时,5个化合物对阔叶杂草(百日草、苘麻)的防除效果在90%~100%;在浓度为9.375 g/hm^(2)时,仍有2个化合物对阔叶杂草(百日草、苘麻)的防除效果在50%~90%,且对禾本科杂草(稗草、金色狗尾草)无药害.分子表面静电势研究表明,2-氯-N-((1-(环丙烷羰基)哌啶-4-基)甲基)-4-氟-5-(3-甲基-2,6-二氧代-4-三氟甲基-3,6-二氢嘧啶-1(2H)-基)苯磺酰胺(8i)和Saflufenacil电荷分布相近,可能在化合物与其靶标受体对接时起重要作用.分子对接结果表明,化合物8i与原卟啉原氧化酶存在着多种相互作用,以上结果为脲嘧啶类化合物的进一步优化奠定了基础.
地址:宁波市钱湖南路8号浙江万里学院(315100)
Tel:0574-88222222
招生:0574-88222065 88222066
Email:yzb@zwu.edu.cn