限定检索结果

正在载入数据...
检索条件"基金资助=BK2012435"
20 条 记 录,以下是11-20 订阅
一种5Gb/s双信道并行时钟数据恢复电路
收藏 引用
《微电子学》2016年 第5期46卷 599-604页
作者:李志贞 张长春 高罗丝 赵江 宋韦 郭宇锋南京邮电大学电子科学与工程学院南京210003 南京邮电大学江苏省射频集成与微组装工程实验室南京210003 
基于0.18μm CMOS工艺,设计了一种双信道并行时钟数据恢复(CDR)电路,它由1个锁相环(PLL)型CDR和1个相位选择/相位插值(PS/PI)型CDR结合实现。与传统的并行CDR相比,该CDR电路不需要本地参考时钟。PLL型CDR中环形压控振荡器的延迟单元采...
来源:详细信息评论
一种新颖的正交输出伪差分环形VCO的设计
收藏 引用
《南京邮电大学学报(自然科学版)》2014年 第2期34卷 100-104页
作者:房军梁 张长春 陈德媛 郭宇锋 刘蕾蕾 方玉明南京邮电大学电子科学与工程学院江苏南京210023 南京邮电大学江苏省射频集成与微组装工程实验室江苏南京210023 
设计了一种基于标准0.18μm CMOS工艺的4级延迟单元的全差分环形压控振荡器。提出了一种新颖的环形振荡器电路结构,通过结合控制耦合强度与改变负载电阻值的方法,改善了单一技术在有限的电压范围内的调谐线性度,实现整个电压范围内的高...
来源:详细信息评论
一种高性能盲过采样时钟数据恢复电路的实现
收藏 引用
《微电子学与计算机》2014年 第6期31卷 137-140页
作者:高宁 张长春 方玉明 郭宇锋 刘蕾蕾南京邮电大学电子科学与工程学院江苏南京210003 东南大学毫米波国家重点实验室江苏南京210096 
设计一种带有滤波整形电路的盲过采样时钟数据恢复电路.该电路主要由并行过采样、同步调整、滤波整形、鉴相编码和数据选择等模块组成.提出的滤波整形电路可以有效地改善采样数据流,让电路拥有更高的抑制噪声和干扰的能力,与鉴相编码电...
来源:详细信息评论
高速∑-ΔDAC中插值滤波器的设计
收藏 引用
《电视技术》2014年 第9期38卷 50-53,125页
作者:张志龙 张长春 郭宇锋 刘蕾蕾 吉新村南京邮电大学电子科学与工程学院江苏南京210003 
基于ISO/IEC18000-6C协议设计了一种最高工作频率为48 MHz可用于UHF RFID系统的∑-ΔDAC的插值滤波器。该滤波器采用级联补偿滤波器、半带滤波器和级联积分梳状(CIC)滤波器的系统结构以降低设计复杂度。基于正则符号编码(CSD)技术将前...
来源:详细信息评论
用于UHF RFID接收机的双模低噪声放大器的设计
收藏 引用
《微电子学》2014年 第6期44卷 731-736页
作者:高申俊 张长春 方玉明 郭宇锋 刘蕾蕾南京邮电大学电子科学与工程学院南京210003 东南大学毫米波国家重点实验室南京210096 
采用标准0.18μm CMOS工艺,设计了一种应用于UHF RFID接收机的双模低噪声放大器,用以满足侦听模式和阅读模式对接收机的不同需求。该低噪声放大器通过一种开关可控双模偏置电路,使其在高增益与高线性度两种模式间进行自由切换;运用复制...
来源:详细信息评论
UHF RFID中低噪声正交压控振荡器设计
收藏 引用
《微电子学》2014年 第3期44卷 364-367页
作者:董程宏 张长春 郭宇锋 刘蕾蕾 方玉明南京邮电大学功率与射频微电子研究中心南京210003 
采用标准0.18μm RF CMOS工艺,设计了一种低相位噪声正交压控振荡器(QVCO)电路。该QVCO电路采用了两种新技术:分裂转换偏置与电容耦合技术。该电路不仅获得较好的相位噪声,还具有良好的相位误差。仿真结果表明,1.8V电压下,电路功耗为10....
来源:详细信息评论
一种0.18μm CMOS可编程分频器的设计
收藏 引用
《微电子学》2014年 第6期44卷 813-817页
作者:郑立博 张长春 郭宇锋 方玉明 刘蕾蕾南京邮电大学电子科学与工程学院南京210003 东南大学毫米波国家重点实验室南京210096 
采用标准0.18μm CMOS工艺,设计了一种可编程分频器。基于基本分频单元的特殊结构,对除2/除3单元级联式可编程分频器的关键模块进行改进,将普通的CML型锁存器集成为包含与门的锁存器,提高了电路的集成度,有效地降低了电路功耗,提升了整...
来源:详细信息评论
0.18μm CMOS工艺连续速率CDR电路设计
收藏 引用
《半导体技术》2013年 第12期38卷 893-898页
作者:马庆培 张长春 陈德媛 刘蕾蕾 郭宇锋南京邮电大学电子科学与工程学院南京210003 东南大学毫米波国家重点实验室南京210096 
采用标准0.18μmCMOS工艺,设计了一种连续速率时钟与数据恢复(CDR)电路。该CDR电路主要由半速率鉴频鉴相器、多频带环形压控振荡器、电荷泵和判决电路等模块组成。其中,半速率鉴频鉴相器主要由四个双边沿触发器组成,结构简单,功...
来源:详细信息评论
一种6.25Gb/s模拟自适应均衡器的设计
收藏 引用
《微电子学》2014年 第6期44卷 808-812页
作者:赵宗良 张长春 李卫 郭宇锋 刘蕾蕾 张翼南京邮电大学电子科学与工程学院南京210003 东南大学毫米波国家重点实验室南京210096 
采用标准0.18μm CMOS工艺,设计了一种速率达6.25Gb/s的自适应模拟均衡器。均衡滤波器单元采用一种改进的有源负反馈结构,增加了高频补偿带宽和补偿范围。自适应回路具有自适应检测功能,能够根据不同的信道损耗产生不同的控制电压,用于...
来源:详细信息评论
宽范围连续速率时钟数据恢复电路的设计
收藏 引用
《微电子学》2014年 第5期44卷 651-655,660页
作者:马庆培 张长春 陈德媛 郭宇锋 刘蕾蕾南京邮电大学电子科学与工程学院南京210003 东南大学毫米波国家重点实验室南京210096 
采用0.18μm CMOS工艺,设计了一种连续速率时钟与数据恢复(CDR)电路。该CDR电路主要由全速率鉴频鉴相器、多频带环形压控振荡器、电荷泵等模块组成。其中,全速率鉴频鉴相器不但具有很好的鉴频鉴相功能,而且结构简单,减小了功耗和面积...
来源:详细信息评论
聚类工具 回到顶部