限定检索结果

检索条件"主题词=串行解串器"
8 条 记 录,以下是1-10 订阅
视图:
排序:
基于STM-4的SDH背板总线的研究与设计
收藏 引用
《光通信技术》2008年 第6期32卷 54-56页
作者:吴振峰 邓颖辉 袁云飞 赵方中国电子科技集团公司第三十四研究所广西桂林541004 
研究了STM-4的SDH光传输设备的背板总线内容,针对SDH背板总线最核心的业务总线,提供了LVD SSerDes和CML SerDes这两种设计方案,并给出了初步设计参考图。
来源:详细信息评论
机载高速电子存储的研究和设计
收藏 引用
《计算机工程与应用》2005年 第21期41卷 133-135,175页
作者:王洪迅 赵天云 毕笃彦 王鼎空军工程大学工程学院西安710038 西北工业大学自动化学院西安710032 
随着航空电子技术的发展,大容量存储组件成为航空设备中必不可少的部分,固态存储成为多种存储技术中的首选。本文将NAND闪存应用于航空存储组件的设计,对设计中的若干关键问题进行了探讨,通过采用高速串行通信技术,既可以提高存储组...
来源:详细信息评论
基于JESD204B协议高速并行8bit/10bit码电路设计
收藏 引用
《半导体技术》2021年 第8期46卷 604-610,622页
作者:万书芹 陈婷婷 陶建中 蒋颖丹 朱夏冰中国电子科技集团公司第五十八研究所江苏无锡214035 江南大学物联网工程学院江苏无锡214122 
提出了一种高速低延时8 bit/10 bit码电路结构,采用四路并行通道同时处理输入数据,每一路具有K码检测、输入数据查错功能,能够在输入四路10 bit数据后的一个时钟周期内正确完成码。所设计的码电路通过搭建的通用验证方法学系统完...
来源:详细信息评论
DS92LV18在光纤数据传输设计中若干问题的研究
收藏 引用
《电子技术应用》2007年 第10期33卷 59-62页
作者:童鹏 胡以华中国科学院上海技术物理研究所上海200083 
DS92LV18是集串行编码于一体的高性能串行解串器,是光纤数据传输设计中的理想件,笔者以自身的设计体验,对该芯片在光纤数据传输设计中应该注意的问题进行了深入的研究,并给出了相应的决方案。
来源:详细信息评论
基于系数可调FFE的10Gb/s发送端的设计
收藏 引用
《微电子学》2016年 第3期46卷 356-359页
作者:陈功 贺林 刘登宝中国科学技术大学电子科学与技术系合肥230027 
采用SMIC 40nm CMOS工艺,设计了一种工作在10Gb/s的SerDes高速串行接口发送端电路,并创新性地提出了一种系数可调的FFE结构,使电路能适用于不同衰减的信道。电路主要模块为复接、3阶FFE均衡。复接采用经典半速率结构,使用数字模...
来源:详细信息评论
一种电子流媒体后视镜方案关键技术及实现
收藏 引用
《汽车实用技术》2020年 第18期45卷 72-74,83页
作者:孙德生深圳智者行天下科技有限公司广东深圳518133 
文章结合在电子流媒体后视镜开发实践上的经验,分析了物理后视镜的各种弊端,同时也指出了后装流媒体后视镜存在的图像变形严重、失真度高、图像画面延时过大存在安全隐患的问题,详细介绍了前装流媒体后视镜支持宽动态、高帧率、高分辨...
来源:详细信息评论
一种基于ATE的SerDes物理层测试方法
收藏 引用
《电子与封装》2020年 第11期20卷 30-33页
作者:张凯虹 季伟伟 朱江中科芯集成电路有限公司江苏无锡214035 
串行传输技术特别是串行解串器(SerDes)能提供比并行传输技术更高的带宽,被广泛应用于嵌入式高速传输领域。SerDes物理层的测试需要设备的带宽大于信号速率,测试指标高且测试端口接入会对信号产生影响。大多数厂商采用仪仪表与评估板...
来源:详细信息评论
基于FPGA的喷绘机高速光纤通信系统设计与实现
收藏 引用
《机电工程》2010年 第9期27卷 49-52页
作者:李冲 杨泽彬 彭虎安徽力宇电脑设备制造有限责任公司安徽合肥230088 中国科学技术大学计算机科学与技术学院安徽合肥230027 中国科学技术大学电子科学与技术系安徽合肥230027 
决喷绘机打印数据实时传输问题,将以现场可编程门阵列(FPGA)和串行解串器为基础的高速光纤通信技术应用到打印数据的通讯中。系统中FPGA用于实现通讯数据的存取、8B/10B编码和CRC校验的功能;串行解串器实现了并//并转换及...
来源:详细信息评论
聚类工具 回到顶部