限定检索结果

检索条件"主题词=半速率"
19 条 记 录,以下是1-10 订阅
视图:
排序:
2.5Gb/s PS/PI型半速率时钟数据恢复电路设计
收藏 引用
《微电子学》2014年 第6期44卷 793-797,802页
作者:李轩 张长春 李卫 郭宇锋 张翼 方玉明南京邮电大学电子科学与工程学院南京210003 南京邮电大学江苏省射频集成与微组装工程实验室南京210003 
采用标准0.18μm CMOS工艺,设计了一种相位选择(PS)/相位插值(PI)型半速率时钟数据恢复电路。该电路主要由半速率Bang-Bang鉴相器、改进型PS/PI电路、数字滤波器和数字控制器等模块构成。改进型PS/PI电路通过两个相位选择器和两个相位...
来源:详细信息评论
移动通信网络话务场景的划分和半速率策略调整
收藏 引用
《电信科学》2007年 第11期23卷 69-72页
作者:樊渭江苏省邮电规划设计院南京210006 
本文从移动通信网络中不同场景的分类出发,研究了不同场景典型小区的忙时、全天话务分布等特点,并探讨了全网场景网格划分的意义和实现方法,同时针对不同场景提出了相应的半速率调整策略。
来源:详细信息评论
适用于半速率CDR改进型VCO的设计与实现
收藏 引用
导体技术》2008年 第1期33卷 35-38页
作者:唐世民 何小威 陈吉华 陈怒兴西南电子电信研究所成都610041 国防科技大学计算机学院微电子与微处理器研究所长沙410073 
在0.13μm数字CMOS工艺下设计实现了一种改进型的差分振荡器电路,该电路采用四级环形结构,其中心工作频率为1.25GHz,版图面积为50μm×50μm,工作范围1.1-1.4GHz,VCO的增益约为300MHz/V,在1.2V电源电压下、工作频率为1.25GH...
来源:详细信息评论
半速率的应用及建议
收藏 引用
《情报探索》2009年 第5期 80-82页
作者:陈旭福建省邮电规划设计院福州350003 
阐述了现行无线通信网络存在的问题,从半速率的技术特点入手,通过实验数据分析了引入半速率所带来的影响,并提出了半速率开通的具体方案。
来源:详细信息评论
半速率的应用及使用建议
收藏 引用
《电信工程技术与标准化》2008年 第1期21卷 71-73页
作者:田丽洁 余昊人中国移动通信集团设计院有限公司安徽分公司合肥230031 
半速率可以有效的解决网络容量问题,但是半速率的开启将会对网络造成何种影响?半速率的开启比例建议最大到多少时不会恶化网络质量?本文针对以上问题,在分析、研究某市现网半速率开启情况的基础上,提出半速率最大开启比例的研究方法以...
来源:详细信息评论
半速率优化策略研究
收藏 引用
《邮电设计技术》2011年 第10期 68-72页
作者:葛然 曾伟 杨云希中国联合网络通信集团有限公司北京100033 中国联通北京分公司北京100038 中国科学院计算机网络信息中心北京100190 
论述了使用半速率技术解决突发性话务量时可能碰到的一些问题,北京联通半速率信道的分配原则、使用策略及一些经验设置,以及结合网优支撑系统如何进行半速率策略的优化,同时,给出了北京联通半速率策略优化后的效果。
来源:详细信息评论
半速率话务比例合理性分析
收藏 引用
《电信技术》2009年 第4期 83-84页
作者:杨海华 张守国 应伟光中国移动通信集团云南有限公司昆明650041 华信邮电咨询设计研究院杭州310013 
1信道利用率对半速率话务比例的影响目前GSM网络普遍存在信道利用率较低时半速率话务比例很高的问题。如何评估不同话务负荷下半速率话务比例的合理性,在利用半速率解决容量问题的同时尽可能降低半速率话务比例,改善网络通话质量是运...
来源:详细信息评论
采用半速率技术解决话务突发
收藏 引用
《电信工程技术与标准化》2005年 第9期18卷 42-46页
作者:詹义京移通信设计院有限公司北京100035 
针对当前一些地区无线网络资源紧张,话务量波动较大的情况。本报告通过理论分析与实际测试,分析了半速率技术对增加系统容量,缓解拥塞的效果。同时结合实际测试结果,分析半速率技术对话音质量、无线网络各性能参数的影响,最后给出重要...
来源:详细信息评论
GSM半速率技术原理及应用简介
收藏 引用
《邮电设计技术》2007年 第5期 44-49页
作者:刘宇皓 赵兴中讯邮电咨询设计院 
通过对半速率技术原理的介绍,结合现场试验情况,分析了半速率技术对网络性能的影响,提出了关于开启半速率技术时网络规划方面的建议。
来源:详细信息评论
应用于0.5~12.5Gb/s CMOS时钟数据恢复电路的相位插值器设计
收藏 引用
《电子设计工程》2024年 第10期32卷 130-134页
作者:张媛菲 赵宏亮 尹飞飞辽宁大学物理学院辽宁沈阳110036 
文中采用28 nm CMOS工艺,设计了一款应用于半速率CDR电路中的相位插值器。该插值器采用锁相环提供的正交参考时钟,通过编码控制的DAC电流源调整电流权重控制输出相位,一个周期内可实现128次相位插值。为了提高接收器在多通道、多协议的...
来源:详细信息评论
聚类工具 回到顶部