限定检索结果

检索条件"主题词=异步串行通信"
72 条 记 录,以下是31-40 订阅
视图:
排序:
基于USB和FPGA的多功能等效器设计
收藏 引用
《电视技术》2012年 第23期36卷 50-53,120页
作者:苏虎平 沈三民 刘文怡 叶勇 张昊中北大学电子测试技术国家重点实验室仪器科学与动态测试教育部重点实验室山西太原030051 
针对航天遥测设备在研制和地面模拟测试中需要有设备模拟遥测外系统的各种控制和测量参数,设计并实现了一种以FPGA、USB、高速DAC、DS26C31、高速光耦AQY210为核心,结构简单、控制灵活、信号质量高的多功能等效器。该等效器实现了上位...
来源:详细信息评论
基于VB的PC与多台单片机通信的实现及应用
收藏 引用
《自动化仪表》2001年 第3期22卷 11-13页
作者:桑波 宋元鹤 谭玉山西安交通大学激光与红外研究所西安710049 
介绍了利用VB实现的PC与多台单片机之间通信的方法,并从软、硬件两个方面阐述了设计思想,给出了应用实例,说明了通信时数据文件的使用。
来源:详细信息评论
基于单片机与串行通信的电子密码锁设计
收藏 引用
《云南农业大学学报(自然科学版)》2009年 第1期24卷 154-157页
作者:岳学军 陈姗 陆健强 徐兴 宋淑然华南农业大学工程学院广东广州510642 
基于AT89C52单片机,在异步串行通信总线上实现分组交换通信协议的电子密码锁的软硬件设计方法,经实验室小范围内测试,可实现按键输入、校验与报警等功能。该密码锁防嗅探,外围元件少,结构简洁,可单机或联网使用。
来源:详细信息评论
航空兵塔台辅助指挥系统通信子系统的设计
收藏 引用
《计算机测量与控制》2009年 第2期17卷 365-367页
作者:崔晓宝 邓小兵空军指挥学院北京100089 
航空兵塔台辅助指挥系统是为减轻飞行团塔台指挥人员的负担,提高其工作效率而研制的;针对该系统之通信分系统设计方案中的若干技术问题,包括通信协议与封装式信息块结构的确定、文件传送与接收处理、异步通信的速度匹配与双缓冲区技术等...
来源:详细信息评论
多路信号采集器的硬件电路设计
收藏 引用
《微计算机信息》2008年 第2期24卷 220-222页
作者:李正岱 刘文怡电子测试技术国家重点实验室太原030051 
本文详细介绍多路信号采集系统的实现方案、组成结构及其特性。整个采集系统完成对13路模数混合信号的采样,采样精度为12位,每路信号采样频率不低于12.5kHZ。系统包括模拟开关、测量放大器、AD转换器、CPLD中心逻辑控制器、掉电数据保...
来源:详细信息评论
突发通信串行数据采集系统的研究
收藏 引用
《计算机工程与设计》2008年 第13期29卷 3330-3333页
作者:王明辉 李赞 司江渤 韩焕举 蔡觉平西安电子科技大学ISN国家重点实验室陕西西安710071 西安电子科技大学微电子学院陕西西安710071 
针对突发通信中高速数据采集系统的需求,采用异步串行通信芯片ST16C2550构建PC机与DSP间实时信息处理系统的高速串行通信模块,能显著提高DSP的通信接口能力。同时上位机采用LabVIEW图形化编程平台,基于循环查询方式的设计思路,实现了上...
来源:详细信息评论
VB MSComm控件下串行通信在电子衡器中的应用
收藏 引用
《微计算机信息》2005年 第1期21卷 119-120页
作者:李学良 朱志刚青岛建筑工程学院 
本文首先介绍了异步串行通信的工作方式,然后给出了VBMSComm控件下异步串行通信在电子衡器中的应用实例,包括硬件接口及软件设计。
来源:详细信息评论
基于PIC单片机控制的同步发电机励磁电源监控系统
收藏 引用
《仪表技术与传感器》2007年 第12期 46-49页
作者:王兴贵 张明智 邹应炜兰州理工大学电气工程与信息工程学院甘肃兰州730050 
结合陇南某水电站的实际情况,设计了同步发电机励磁电源实时运行状态监控系统。该系统以PIC16F877单片机为核心构成实时状态监控单元,以监测励磁电压和励磁电流,并通过RS-485串行通信的方式将监测信息传给上位机,同时上位机可以发送控...
来源:详细信息评论
远程多路数据采集系统
收藏 引用
《煤矿机械》2006年 第3期27卷 488-490页
作者:王中训 李树起 杨尚明 王喜昌烟台大学光电学院山东烟台264005 大庆油田总医院黑龙江大庆163001 
系统设计实现了一个具有多路采集和远程传输功能的数据采集系统的解决方案。整个系统由3个部分组成。数据采集部分主要完成模拟信号的采集,数据的前期处理,现场显示,以及应答控制中心(PC机)发出的命令等功能;远程传输部分采用国际标准的...
来源:详细信息评论
基于FPGA的UART的设计实现
收藏 引用
《数字技术与应用》2019年 第3期37卷 150-151页
作者:罗春梅 肖顺文 王涌西华师范大学电子信息工程学院四川南充637009 
本设计采用Verilog_HDL语言设计实现UART系统。该系统由波特率时钟生成模块、数据发送模块和数据接收模块等三个模块组成。经Modelsim模拟仿真显示,各模块设计均满足要求,数据传输速率高、数据传输准确。
来源:详细信息评论
聚类工具 回到顶部