限定检索结果

检索条件"主题词=异步电路"
61 条 记 录,以下是11-20 订阅
视图:
排序:
UMC 0.18μm异步电路标准单元库建库技术研究
收藏 引用
《微电子学》2008年 第3期38卷 349-352,357页
作者:高丽江 张晓昱 陈虹 陈弘毅清华大学微电子学研究所北京100084 
标准单元是半定制设计的基本构建模块,它通过降低设计和调试时间,提高设计效率。在异步电路的发展过程当中,标准单元的缺乏成为异步电路设计的瓶颈。文章对标准单元的建库流程进行了研究,通过对流程的深入研究,得到了适用于自动化、大...
来源:详细信息评论
基于Petri网的异步电路设计关键技术研究
收藏 引用
《计算机仿真》2009年 第10期26卷 344-347页
作者:郑东炜 许维胜 岑峰同济大学电子与信息工程学院上海201804 
Petri网是异步并发现象建模的重要工具,以异步处理器为代表的异步电路以其在解决时钟扭曲,低功耗方面的优势受到越来越广泛的关注,异步电路设计的主要问题之一是缺乏成熟的EDA工具支持异步电路的设计风格,采用基于信号转换图(STG)的方法...
来源:详细信息评论
LCD控制器中异步电路的设计
收藏 引用
《微电子学与计算机》2006年 第5期23卷 50-52页
作者:范文 邹雪城 雷鑑铭 曾永红华中科技大学电子科学与技术系湖北武汉430074 
异步电路的设计能够解决功耗、系统速度、时钟偏移等问题,成为当前VLSI研究的热点。文章提出了4级灰度LCD控制器异步电路的设计方案,通过异步控制以消除无效操作从而降低功耗,经验证平均功耗仅为同步电路的23.7%;异步电路还实现了部分...
来源:详细信息评论
异步VLSI电路的低功耗技术研究
收藏 引用
《计算机工程与应用》2001年 第5期37卷 11-13,46页
作者:张远奇 王静北京科技大学信息工程学院北京100083 河南师范大学计算机系新乡453002 
异步VLSI设计避免了时钟漂移问题且显示出了良好的电磁兼容和低功耗的特性。文章从几个方面分析了异步VLSI电路的低功耗属性,并对其实现方法进行了探讨。
来源:详细信息评论
异步电路及其应用
收藏 引用
《无线电工程》2001年 第3期31卷 57-60页
作者:李林功河南师范大学物理与信息工程学院 
同步电路的统一时钟简化了系统设计的一些问题,使其在过去几十年应用广泛。异步电路的局域时钟保证了系统的工作状态在时间和地点上都呈分布状态,即系统中某些电路单元在某些时间段内工作,工作结束后立即恢复到静止状态,使得异步电路在...
来源:详细信息评论
一个异步电路的硬件模拟器设计
收藏 引用
《信息工程大学学报》2001年 第3期2卷 4-7页
作者:蒋烈辉信息工程大学信息安全学院河南郑州450002 
本文详细讨论了一个异步电路的硬件模拟器的设计方法 ,对于复杂的异步电路的逻辑模拟 ,使用这种硬件模拟手段 。
来源:详细信息评论
基于STG与Petrify的异步电路设计
收藏 引用
《现代电子技术》2008年 第16期31卷 11-14页
作者:谢晔江苏大学电气学院江苏镇江212013 
随着集成电路设计工艺的进步,异步电路相对于同步电路的优越性将越来越明显,异步技术也将越来越成为研究的热点,预计未来集成电路设计将会更多地采用异步技术。Petri网具有的一些特性非常适用于异步电路设计。通过采用petri网的一类子系...
来源:详细信息评论
三输入异步电路控制单元的设计实现
收藏 引用
《电子器件》2007年 第1期30卷 97-99页
作者:徐阳扬 周端 杨银堂 张永铂 廖伟明西安电子科技大学微电子学院西安710071 
提出了一种新型多输入异步电路控制单元的设计方案,分析了电路的工作原理,基于0.6μm的标准CMOS工艺实现了该电路的管级电路设计,介绍了如何根据具体应用要求调节电路参数.最后,针对不同的负载和延时情况给出了HSPICE的仿真数据和对比曲...
来源:详细信息评论
同步-异步电路接口设计与仿真
收藏 引用
《机电一体化》2010年 第1期16卷 56-58页
作者:郑敏杰 岑峰 许维胜同济大学控制理论与控制工程上海201804 
异步电路的优势越来越得到人们的重视,同步-异步电路的融合是一大趋势。以Balsa异步电路设计工具设计的一款简单异步算术逻辑单元为例,并通过仿真,研究了同步-异步电路接口设计的方法,为异步电路模块融合进同步电路模块提供了思路。
来源:详细信息评论
一种消除异步电路亚稳态的逻辑控制方法
收藏 引用
《电子测量技术》2008年 第10期31卷 24-27页
作者:樊民革 赵剡北京航空航天大学仪器学院导航系北京100191 
本文分析了异步电路中亚稳态产生的原因和危害,比较了几种常用的降低亚稳态发生概率的设计方法,针对这些方法不能彻底消除亚稳态的不足,设计了一种消除亚稳态的外部逻辑控制器——"半拍错位同步器",通过附加的高频时钟和D触发...
来源:详细信息评论
聚类工具 回到顶部