限定检索结果

检索条件"主题词=指令集"
152 条 记 录,以下是61-70 订阅
视图:
排序:
通用嵌入式32位RISC CPU设计概述
收藏 引用
《微处理机》2012年 第5期33卷 11-13,16页
作者:牛英山 王爽 杨光中国电子科技集团公司第四十七研究所沈阳110032 
近年来,嵌入式微处理器在SoC设计中得到了广泛应用。嵌入式微处理器设计成为一个颇受欢迎的话题,其设计过程主要包括规格定义、指令集、体系架构、总线接口、顶层模块划分、子模块设计和验证、系统整合与调试、系统级验证、FPGA原型验...
来源:详细信息评论
2012年新服务器平台及产品介绍
收藏 引用
《科技浪潮》2012年 第1期 32-34页
作者:赵吉志 
2012年,Intel将延续其在服务器产品上tick-tock的节奏,在继2009年推出nahelnm架构平台之后,近日已从架构方面推出sandy bridge平台。浪潮作为中国举足轻重的服务器厂商,也是Intel全球重要的服务器战略合作伙伴,一直致力于服务器产品的...
来源:详细信息评论
用于访问DDR中合成孔径雷达数据的DMA控制器设计
收藏 引用
《物联网技术》2024年 第12期14卷 62-67页
作者:周家萍 杨柱 徐明 张傲宁夏大学电子与电气工程学院宁夏银川750021 北京理工大学信息与电子学院北京100081 
合成孔径雷达(SAR)产生的数据量大,需要存储在双倍速率同步动态随机存储器(DDR)中,由于DDR存储器在跨页访问时效率低,同时SAR数据处理需要行方向和列方向计算,导致跨行读取DDR存储器时访问效率不高。文章分析了DDR的访问特性和SAR数据...
来源:详细信息评论
基于自顶向下方法的CPU的VerilogHDL描述
收藏 引用
《内蒙古科技与经济》2008年 第16期 201-201,203页
作者:田锐 田晏嘉内蒙古科技信息研究所 内蒙古大学计算机学院内蒙古呼和浩特010000 
文章阐述了八位简单功能CPU的设计过程,其中包括指令集的设计、功能模块的设计,并且给出了每条指令的执行过程。最后用VerilogHDL硬件描述语言对该CPU进行了描述——用Max-PlusⅡ工具进行了代码设计。
来源:详细信息评论
MCF51MM256:人体活动监视器参考设计
收藏 引用
《世界电子元器件》2015年 第1期 14-17页
Freescale公司的MCF51MM256是低成本低功耗高性能Cold Fire V1系列32位微控制器(MCU),工作频率高达50.33MHz,主要用于手持计量设备。MCF51MM256系列器件是低成本、低功耗、高性能的Cold Fire V1系列成员,是主要应用在手持式计量装置设计...
来源:详细信息评论
多处理技术的突破性体系架构
收藏 引用
《电子设计应用》2003年 第8期 94-95页
作者:东郭 
在移动通信无线基站设计中,工程师要采用不同供应商的芯片,这种多芯片和ASIC设计导致了高昂的研发费用和较长的上市时间,以及IP重用等问题.另外,在传统雷达接收器信号链路设计中,也存在着专用数字硬件不支持多种方式和独立的调制方案;...
来源:详细信息评论
自主当崛起:国产龙芯新架构CPU
收藏 引用
《个人电脑》2015年 第11期21卷 93-99页
作者:Lancer 
龙芯目前的性能究竟到了何种地步,其设计水准距离国际竞争对手还差多远,龙芯选择MIPS究竟出于何种考虑,为何今日的龙芯不是基于现在的当红小生一ARM架构?针对这些外界争论多时的问题,本文将用专业而详尽的分析予以解答。
来源:详细信息评论
用于加解密流程控制的协处理器
收藏 引用
《计算机系统应用》2013年 第11期22卷 204-208,217页
作者:王剑非 马德 黄凯杰 陈亮 黄凯 葛海通公安部第一研究所北京100048 杭州电子科技大学微电子CAD所杭州310018 浙江大学超大规模集成电路设计研究所杭州310027 杭州中天微系统有限公司杭州310012 
本文设计与实现了一种专用于加解密流程控制的协处理器.协处理器根据特定的应用需求,自定义了一种精简的8位指令集,同时采用与SoC系统一致的32位数据位宽设计.协处理器采用三级流水线设计,数据旁路的设计解决了流水线中的数据冒险.通过...
来源:详细信息评论
处理器设计的谬误—第三部分——只是把CPU提速是不够的,实际上,那是一个错误
收藏 引用
《电子产品世界》2008年 第12期15卷 58-59页
作者:Grant Martin Steve LeibsonTensilica公司 
这个系列的深度报道文章统计了失败的处理器种群。这些文章探索了造成每一种处理器种群死亡的主要设计错误。每一种主要的设计错误也以一或两个例子进行了阐述。前两部分讨论了支持特殊语言的高级计算机指令集架构的发展;允许简单机器...
来源:详细信息评论
C8051F850:BLDC马达参考设计
收藏 引用
《世界电子元器件》2014年 第7期 18-20页
Silabs公司的C8051F85x/6x是嵌入高效增强性8051流水线架构CPU核的MCU,25MHzs时钟和高达25MIPS吞吐量,采用标准的8051指令集,闪存高达8kB,多达512B RAM。具有多达12路输入ADC,2个模拟比较器和片上调试,通信接口包括UART、SPI和I~2C/SMB...
来源:详细信息评论
聚类工具 回到顶部