限定检索结果

检索条件"主题词=数字鉴相器"
19 条 记 录,以下是1-10 订阅
视图:
排序:
超声波电源中数字鉴相器设计
收藏 引用
《应用声学》2023年 第4期42卷 730-736页
作者:刘宁庄 龙路阳 杜光辉 段富才西安科技大学电气与控制工程学院西安710000 
超声波电源系统中电压电流相位差测量精度影响着换能器振幅稳定性以及系统工作效率。目前基于异或门原理,采用分立数字芯片实现鉴相的方案,存在信号调理电路复杂、线性范围小、精度低等问题。为提高电压电流鉴相精度,该文提出了一种数...
来源:详细信息评论
高精度中频数字鉴相器在FPGA上的实现
收藏 引用
《核技术》2012年 第5期35卷 380-385页
作者:刘晓庆 刘波 马新朋中国科学院上海应用物理研究所上海201800 中国科学院高能物理研究所北京100049 
介绍了一种高精度中频数字鉴相器的鉴相原理,以及在设计过程中以数字滤波器为主的参数选择方法,并且将其在FPGA上硬件实现。该鉴相器采用数字I/Q技术,鉴相精度达到0.029°,利用该高精度中频数字鉴相器对3.71875 MHz中频信号进行鉴相...
来源:详细信息评论
激光测距中数字鉴相器的设计
收藏 引用
《激光与红外》2015年 第2期45卷 133-137页
作者:赵中民 习友宝电子科技大学电子工程学院四川成都611731 
相位法激光测距广泛应用于距离测量,尤其是短距离测量领域,测距系统的测量精度和速度主要取决于鉴相器的设计,为提高鉴相器的测量精度和速度,本文给出了一种新型数字鉴相器。通过加入反馈电路控制信号调制器,只需一组鉴相器即可实现激...
来源:详细信息评论
基于Hilbert变换的数字鉴相器研究
收藏 引用
《时间频率学报》2019年 第4期42卷 310-318页
作者:李兴林 刘军良 赵当丽 关小龙中国科学院国家授时中心西安710600 中国科学院时间频率基准重点实验室西安710600 中国科学院大学北京100049 
利用Hilbert变换进行数字鉴相器的设计以避免过零检测获得较高测量精度,在Matlab环境下采用窗函数法和等波纹切比雪夫法设计了FIR型Hilbert数字滤波器并对数字鉴相器进行仿真实验,使用Stable32进行频率源的仿真和稳定度的计算,从而验证...
来源:详细信息评论
一种QuartusⅡ软件编程的数字鉴相器
收藏 引用
《中小企业管理与科技》2013年 第12期 267-268页
作者:马乐哈尔滨工程大学理学院 
本文介绍常用的CPLD芯片MAX7128s和开发工具QuartusⅡ的功能及使用方法,并用该软件设计编程了基于CPLD的数字鉴相器。该鉴相器可实现移相信号与基准信号的相位差鉴别,对信号在周期内进行检测。通过软件仿真,可以满足信号相位差鉴别的需求。
来源:详细信息评论
电荷泵数字锁相环频率合成器的设计及性能分析
收藏 引用
《电子学报》1997年 第2期25卷 122-124页
作者:沈连丰 万山 魏慧海东南大学"移动通信"国家重点实验室 
本文对电荷泵数字锁相环频率合成器提出一种全新的时域分析法,该方法对这类合成器的设计和改进提供了理论指导,CAA软件已被应用于实际.
来源:详细信息评论
一种新型混合信号时钟延时锁定环电路设计
收藏 引用
《微电子学与计算机》2007年 第3期24卷 154-157页
作者:朱曼子 刘伯安清华大学微电子学研究所北京100084 
给出了数字时钟管理器(DCM)中的一种新型时钟延时锁定环电路(Clock Delay Locked Loop)的设计,为高速同步数据采集系统提供可靠的时钟解决方案。该电路设计是基于延时锁定环(DLL)原理上,采用混合信号电路设计方案来实现。设计中的数字...
来源:详细信息评论
应用于全数字锁相环的动态器件匹配与低功耗鉴相技术
收藏 引用
《复旦学报(自然科学版)》2013年 第4期52卷 526-534页
作者:刘鹏飞 李巍 李宁复旦大学专用集成电路与系统国家重点实验室上海201203 
提出了应用于全数字锁相环的改进的动态器件匹配技术和低功耗鉴相技术.利用低功耗鉴相技术简化了传统的全数字锁相环的鉴相原理,发明出一种新型的数字鉴相器,降低了数字电路实现的复杂性,降低了功耗;同时,本文所述的应用于全数字锁相环...
来源:详细信息评论
应答着陆系统测角方案设计
收藏 引用
《电光与控制》2012年 第6期19卷 74-78页
作者:杨益欢 赵修斌 王伟空军工程大学电讯工程学院西安710077 
从应答着陆系统的基本测角原理入手,设计了系统角度测量的数字电路实现方案。分析了数字下变频和高精度数字鉴相等关键技术。以FPGA为平台,采用CORDIC算法设计数字鉴相器,并在QuartusⅡ环境下进行方案的计算机仿真分析。结果表明,该方...
来源:详细信息评论
超前滞后型数字锁相环LL-DPLL在FPGA/CPLD中的实现
收藏 引用
《湖北大学学报(自然科学版)》2009年 第4期31卷 360-362页
作者:汪璇湖北大学知行学院计算机科学系湖北武汉430011 
研究超前滞后型数字锁相环的系统原理.讨论了数字信号在3个功能模块超前滞后的原理,给出了它们在FPGA/CPLD中实现的方式,为需要全数字锁相环控制的设备提供了一种可行的电路设计方案.
来源:详细信息评论
聚类工具 回到顶部