限定检索结果

检索条件"主题词=时钟输出"
8 条 记 录,以下是1-10 订阅
视图:
排序:
1.8V千兆以太网收发器低抖动时钟电路
收藏 引用
《复旦学报(自然科学版)》2005年 第1期44卷 155-160页
作者:陆平 王彦 李联 郑增钰 任俊彦复旦大学专用集成电路与系统国家重点实验室上海200433 
采用新型的高速鉴频鉴相器(TSPC)、典型的抗抖动的电荷泵和对称负载差分延迟单元,设计了0.18μm标准CMOS工艺、1.8V工作电压的锁相环,经过系统稳定性验证和spice仿真,125MHz的最大时钟输出在(75℃@TT)情况下,具有±3σ=70ps左右的lo...
来源:详细信息评论
低成本PLL倍频器的ASIC设计
收藏 引用
《中国集成电路》2005年 第12期14卷 40-43页
作者:马芝国家集成电路设计深圳产业化基地 
该芯片是采用最廉价的方式实现从一个低成本的石英晶振输入产生一个高质量的、高频率的时钟输出.利用锁相环(PLL)技术,采用低成本的CMOS加工工艺加工成价格低廉的ASIC.该芯片可实现高至160MHz的频率输出,并通过可编程的方式调整片上ROM...
来源:详细信息评论
高性能时钟合成器与抖动清除器
收藏 引用
《电子设计技术 EDN CHINA》2005年 第9期12卷 135-135页
德州仪器(TI)推出一款低相位噪声与抖动的时钟合成器与抖动清除器CDCM7005,可提供高精度的稳定频率,同时还具有-219dBc/Hz(PLL质量因素)的低相位噪声、LVPECL为162fs和LVCMOS为232fs的最低相位抖动性能,以及20ps的最大输出偏移...
来源:详细信息评论
LMK010x0:1.6GHz时钟芯片
收藏 引用
《世界电子元器件》2008年 第5期 47-47页
NS推出一系列共三款功能齐备的超低噪声时钟缓冲器、分频器及分发器,几款型号分别为LMK01000、LMK01010及LMK01020的高性能芯片可以将低抖动时钟加以分频,然后分发给不同电路。每一芯片的输出端都有可编程的歪斜控制电路,可以精简电...
来源:详细信息评论
Maxim推出时钟调制器DS1081L/DS1083L
收藏 引用
《电子设计应用》2007年 第10期 133-133页
Maxim推出DS1081L/DS1083L 16MHz-134MHz中心频谱扩展时钟调制器。该系列调制器采用集成的锁相环(PLL)抖动时钟输出,将其调节到中心频率0(禁止)至±2.0%的用户可选幅度之内,从而降低了基波和谐波频率的峰值EMI。
来源:详细信息评论
ESOTERIC(第一极品)G-02
收藏 引用
《家庭影院技术》2012年 第5期 8-8页
ESOTERIC推出全新超高精度主时钟发生器G-02,装载OCXO高精密晶体振荡器,能输出22.5792MHz或10MHz时钟。G-02内部采用了独立时钟输出驱动电路,分立结构高速晶体管的新设计.
来源:详细信息评论
MAX3678:频率合成器
收藏 引用
《世界电子元器件》2008年 第12期 49-49页
Maxim推出具有9路LVPECL时钟输出和智能动态切换功能的低抖动频率合成器MAX3678。该器件从66.6MHz的低参考时钟输入产生高达333MHz的时钟输出。器件采用低噪声VCO和PLL架构,具有030psRMG超低抖动(12kHz至20MHz)和-60dBc的电源噪声...
来源:详细信息评论
具有阻塞总线恢复功能的两线总线缓冲器
收藏 引用
《电子设计技术 EDN CHINA》2005年 第9期12卷 132-132页
凌特公司(Linear Technology)推出具有阻塞总线恢复功能的两线总线缓冲器LTC4303和LTC4304。通过隔离所有在上行侧的总线连接,这些新的集成电路解决了阻塞总线的共有问题,同时恢复下行总线。如果串行数据输出SDAOUT或串行时钟输出SC...
来源:详细信息评论
聚类工具 回到顶部