限定检索结果

检索条件"主题词=有限域乘法器"
14 条 记 录,以下是11-20 订阅
视图:
排序:
基于DVB标准的RS码编译码器的实现
收藏 引用
《桂林航天工业高等专科学校学报》2008年 第4期13卷 29-31页
作者:祁中洋 毛为勇桂林电子科技大学信息与通信学院广西桂林541004 
论文介绍了DVB标准的RS码的编译码的设计和实现,针对有限域乘法的代数特点,提出了一种新的有限域乘法器结构,大大降低了编译码电路的复杂度。在传统的译码器基础上,设计了新的译码器结构,并用Veril-og语言实现了编译码器的各个模块功能...
来源:详细信息评论
OTN中FEC的优化设计及实现
收藏 引用
《电子科技》2015年 第2期28卷 55-58,64页
作者:朱博 孟李林 李小龙 邵瑞瑞西安邮电大学计算机学院陕西西安710061 
光信号在OTN中传输时不可避免地会产生误码,而传统的反馈重传纠错方式因为需要反馈信道和重传等待时间,所以不适合在传输速率较高的OTN中使用。因此利用RS码及数据交织方法,设计了OTN中的FEC电路,同时为了提高电路性能,对电路中常用的...
来源:详细信息评论
RS(10,8)编码器的FPGA实现
收藏 引用
《雁北师范学院学报》2006年 第5期22卷 35-37页
作者:张白莉 张文爱太原理工大学信息工程学院 
RS码是一类重要的线性分组码,具有很强的纠错能力,被广泛地应用于各种现代通信系统中.本文在分析有限域运算的基础上,设计了一种能纠正一位错误的RS(10,8)编码器,并给出了FPGA实现过程.
来源:详细信息评论
改进BM算法的高速RS译码器方案及其FPGA实现
收藏 引用
《电声技术》2007年 第6期31卷 22-26页
作者:郑文杰 李磊 冯穗力 叶梧华南理工大学电子与通信工程系广东广州510641 
介绍了一种高速的RS译码器的结构方案。由于一般BM算法的实现结构不规则,以及延时过长的缘故,在VLSI的设计中,广泛采用的是eE算法,采用的改进BM算法,使得BM算法的实现结构规则,并且延时更小。另外还采用了一种新的有限域乘法结构,有规...
来源:详细信息评论
聚类工具 回到顶部