限定检索结果

检索条件"主题词=标准硬件描述语言"
5 条 记 录,以下是1-10 订阅
视图:
排序:
基于IP核的RAM VHDL设计
收藏 引用
《物探化探计算技术》2004年 第2期26卷 185-188页
作者:文凤 尚凤军 王海霞重庆邮电学院重庆400065 
介绍了VHDL(VeryHighSpeedIntegratedCircuitHardwareDescriptionLanguage)语言和IP核的特点,通过实例,详细阐述了IP核的使用方法和步骤,最后初步阐述了电路的优化方法。
来源:详细信息评论
一种基于IP核通信系统中滑动相关捕获算法的FPGA实现
收藏 引用
《江西师范大学学报(自然科学版)》2011年 第2期35卷 151-154页
作者:贺刚 柏鹏 彭卫东 王明芳 高生强空军工程大学科研部信息中心陕西西安710051 空军工程大学导弹学院陕西三原713800 西安陆军学院陕西西安710108 
结合SCCPM(串行级联连续相位调制)调制解调系统设计,提出了一种基于FPGA内部硬IP核实现通信中捕获的滑动相关算法的设计方案.通过软件仿真验证了该方案的正确性和可行性,提高了设计效率,大量节约了芯片的可编程逻辑资源.
来源:详细信息评论
面向单粒子翻转效应的模拟故障注入技术
收藏 引用
《计算机工程与设计》2016年 第1期37卷 107-111,131页
作者:于航 王晶 周继芹 李亚 张伟功首都师范大学信息工程学院北京100048 首都师范大学北京市高可靠嵌入式系统技术工程研究中心北京100048 北京数学与信息交叉科学2011协同创新中心北京100048 成像技术北京市高精尖创新中心北京100048 
通过分析基于VHDL模拟故障注入技术对SEU故障注入的不足,提出一种基于VHDL与C语言混合的注入方法。在此基础上,设计实现一款面向SEU的仿真故障注入平台,对该平台的结构及主要模块进行详细的描述。以LEON 2处理器为目标系统进行故障注入...
来源:详细信息评论
基于FPGA的阵列乘法器的设计与实现
收藏 引用
《自动化与仪器仪表》2011年 第4期 60-61,67页
作者:朱世宇 夏汝华 甘科 刘春雷 陈小川重庆工业自动化仪表研究所重庆401121 
先对乘法器进行了分析,然后用现场可编程门阵列(F P G A)实现了阵列乘法器,并分析了设计原理。
来源:详细信息评论
8051芯片核的场可编程门阵列测试台设计
收藏 引用
《青海大学学报(自然科学版)》2004年 第4期22卷 69-72页
作者:徐生菊青海大学财经学院青海西宁810008 
针对8051芯片核的场可编程门阵列测试,提出了一种测试台的构建方法。从测试台的整体构成、存储器建立和测试程序装载三个方面描述测试台的构建过程。测试台是用标准硬件描述语言来建模的,其构建的方法还可以应用到其他微程序控制器或CP...
来源:详细信息评论
聚类工具 回到顶部