限定检索结果

检索条件"主题词=测试功耗"
19 条 记 录,以下是1-10 订阅
视图:
排序:
利用新型的电源屏蔽实现方法降低测试功耗
收藏 引用
《计算机辅助设计与图形学学报》2010年 第9期22卷 1421-1427页
作者:徐君中国科学院计算技术研究所微处理器技术研究中心北京100190 中国科学院研究生院北京100049 
为了削减芯片在测试过程中由于测试向量移入/移出所导致的静态功耗和动态功耗,提出一种电源屏蔽实现方法.在后端设计布局阶段,首先以时钟门控单元为参考点将触发器聚类摆放,以实现时序逻辑与组合逻辑在物理上的隔离;然后引入屏蔽单元对...
来源:详细信息评论
用扫描链重构来提高EFDR编码的测试压缩率和降低测试功耗
收藏 引用
《计算机辅助设计与图形学学报》2009年 第9期21卷 1290-1297页
作者:方昊 宋晓笛 程旭北京大学计算机科学与技术系北京100871 北京大学微处理器研究开发中心北京100871 
为了解决系统芯片测试中日益增长的测试数据和测试功耗的问题,提出一种不影响芯片正常逻辑功能的扫描链重构算法——Run-Reduced-Reconfiguration(3R).该算法针对扩展频率导向游程(EFDR)编码来重排序扫描链和调整扫描单元极性,重新组织...
来源:详细信息评论
测试数据压缩和测试功耗协同优化技术
收藏 引用
《计算机辅助设计与图形学学报》2005年 第6期17卷 1307-1311页
作者:韩银和 李晓维中国科学院计算技术研究所信息网络室 
提出一种新的压缩编码———VariableTail对测试数据进行压缩.建立了两个优化模型,并提出了一种测试向量排序和不确定位定值算法.利用该算法不仅能提高测试压缩率,而且能降低测试时待测电路上损耗的功耗.理论分析和ISCAS85,ISCAS89电路...
来源:详细信息评论
考虑测试功耗的扫描链划分新方法
收藏 引用
《微电子学与计算机》2010年 第1期27卷 144-146,150页
作者:王冠军 赵莹 王茂励中国矿业大学计算机科学与技术学院江苏徐州221116 山东省计算中心山东济南250014 
提出考虑测试功耗的扫描链划分新方法.首先为基于扫描设计电路的峰值测试功耗和平均功耗建模,得出测试功耗主要由内部节点的翻转引起的结论,因此考虑多条扫描链情况,从输入测试集中寻找相容测试单元,利用扫描单元的兼容性,并考虑布局信...
来源:详细信息评论
确定性测试矢量生成的低功耗设计
收藏 引用
《电子器件》2013年 第5期36卷 612-617页
作者:李鹏 颜学龙 孙元桂林电子科技大学电子工程与自动化学院广西桂林541004 
在组合电路内建自测试过程中,为了保证在获得较高故障覆盖率的条件下,减少测试功耗,提出了一种确定性低功耗测试矢量的生成结构,该结构利用可配置反馈网络的LFSR作为确定性矢量生成器,并结合单翻转矢量插入逻辑的时钟复用原理,使确定性...
来源:详细信息评论
功耗测试研究进展
收藏 引用
《合肥工业大学学报(自然科学版)》2009年 第6期32卷 769-773,785页
作者:方芳 王伟 王杰 陈田 杨年宏合肥工业大学计算机与信息学院安徽合肥230009 合肥工业大学管理学院安徽合肥230009 中国科学院计算技术研究所系统结构重点实验室北京100090 
随着CMOS器件进入纳米时代,测试时产生的功耗大大超过系统正常工作时的功耗,测试功耗已成为影响芯片设计的重要因素,芯片测试时的低功耗技术也已经成为当前学术界和工业界的一个研究热点。文章首先介绍了低功耗测试技术的基本概念,分析...
来源:详细信息评论
扫描电路测试功耗综述
收藏 引用
《信息通信》2008年 第4期21卷 48-50页
作者:毛泓东北京工业大学嵌入式系统重点实验室北京100022 
随着集成电路制造技术的发展,高集成度使得测试时的功耗成为集成电路设计必须考虑的一个重要因素,低功耗测试也就成为了测试领域一个令人关注的热点。目前,低功耗测试技术的研究还在发展之中,工业生产中低功耗测试方法还没有得到充分的...
来源:详细信息评论
一种峰值功耗约束下的SoC蚁群测试调度算法
收藏 引用
《微电子学与计算机》2011年 第7期28卷 5-8页
作者:崔小乐 程伟 李崇仁北京大学深圳研究生院集成微系统科学工程与应用重点实验室广东深圳518055 
基于扫描链技术的SoC芯片测试可产生比正常使用模式下更大的功耗,这将会对器件可靠性产生不利影响,故在测试时需要将芯片测试功耗控制在允许峰值功耗之下.文中采用蚁群优化思路设计SoC测试调度算法,用于在峰值功耗和TAM总线最大宽度约...
来源:详细信息评论
SOC测试时间与测试功耗协同优化
收藏 引用
《微计算机信息》2009年 第32期25卷 27-29页
作者:汪滢 许东宁沈阳化工学院信息工程学院沈阳110142 
本文针对具有柔性结构的SoC总线测试系统,将面向TAM总线的测试时间与测试功耗优化问题转化为SoC测试矩形排样问题,并针对SoC测试的具体情况,提出了"时间区间-空闲带宽"排样算法和双矩形排样算法。同时,利用单亲遗传算法将SoC...
来源:详细信息评论
基于遗传算法的分割可测试设计
收藏 引用
《上海交通大学学报》2007年 第11期41卷 1774-1777,1782页
作者:李宇飞 余宙 付宇卓上海交通大学微电子学院上海200240 
基于遗传算法,建立了片上系统芯片(SOC)的图模型,对逻辑级的SOC结构进行精确量化;然后,对模型应用遗传算法进行分析,得到了电路的理想分割结果;最后,基于分割结果,实现一颗SOC的可测试设计(DFT).实验结果表明,在分割的均匀度与附加电路...
来源:详细信息评论
聚类工具 回到顶部