限定检索结果

检索条件"主题词=维特比"
16 条 记 录,以下是1-10 订阅
视图:
排序:
一种基于维特比解码的超高频RFID读写器解码器设计
收藏 引用
《复旦学报(自然科学版)》2017年 第3期56卷 321-327页
作者:王贺 王俊宇复旦大学专用集成电路与系统国家重点实验室上海201203 
车辆管理和生产管理等应用对超高频射频识别(UHF RFID)读写器的灵敏度有很高的要求.读写器数字基带解码器作为接收链路的关键环节,其误码率(BER)性能直接影响读写器的接收灵敏度.维特比解码是一种广泛应用于卷积码的解码算法,利用卷积...
来源:详细信息评论
高速率维特比译码器FPGA设计中参数确定
收藏 引用
《半导体技术》2003年 第2期28卷 44-46页
作者:刘鹏 陈咏恩同济大学信息与控制工程系上海200092 
探讨了高速率维特比译码器的参数确定问题。简要介绍了维特比译码器的基本原理和体系结构,重点讨论了各个单元在不同参数下的对解码器性能的影响。通过参数的优化,缩减路径度量存储器的长度,减少了硬件消耗,并提出了相应的溢出保护电路...
来源:详细信息评论
GMSK解调系统中维特比均衡器的设计与优化
收藏 引用
《通信技术》2010年 第2期43卷 43-45页
作者:邓鹏 李挥 安辉耀北京大学深圳研究生院集成微系统重点实验室广东深圳518055 
通信系统中维特比均衡器常用来克服频率选择性失真,但其计算的复杂度和占用的硬件资源一直是其应用时需要解决的关键问题。介绍了采用维特比均衡方法的GMSK解调系统,对其软判决的算法进行了分析,并采用ASIC设计方法,对其输入存储量,幸...
来源:详细信息评论
结构优化的维特比译码器的实现方案
收藏 引用
《微型机与应用》2017年 第5期36卷 60-64页
作者:黄增先 王进华福州大学电气工程与自动化学院福建福州350108 
针对维特比译码器译码过程中速度制约的问题,设计了一种结构优化的维特比译码器。该结构通过蝶形单元的直通互连,使得在状态转移过程中不需要对路径度量值进行大范围存储,简化了路径度量值的存储与读取逻辑。并且可以根据不同的应用要...
来源:详细信息评论
CPM系统中维特比解调技术研究与实现
收藏 引用
《哈尔滨商业大学学报(自然科学版)》2014年 第3期30卷 378-381页
作者:杨林 张定云中国空空导弹研究院洛阳471009 
对CPM系统中一种基于最大似然准则的维特比解调算法做了分析.并建立了CPM系统仿真模型,仿真结果表明,在误码率为10-4情况下,该方案性能传统限幅鉴频技术提高约3 dB.最后在可编程逻辑器件开发环境QuartusII-9.0平台完成了整个算法FPGA...
来源:详细信息评论
IEEE802.11a下Viterbi译码器仿真与实现
收藏 引用
《微计算机信息》2008年 第24期24卷 242-244,168页
作者:付佃华 肖宛昂 付丽娟桂林电子科技大学信息与通信学院广西桂林541004 苏州中科半导体集成技术研发中心有限公司江苏苏州215021 
针对IEEE802.11a协议物理层高速卷积码解码器最高54M速率的需求,设计了高速Viterbi译码器。首先提出一种新型基四的Viterbi译码算法,采用大量存储器代替运算逻辑单元,提高速度;同时对回溯算法也作了改进,使用IP核双口RAM完成高速回溯。...
来源:详细信息评论
OFDM系统中TCM调制解调器的设计与实现
收藏 引用
《现代电子技术》2011年 第17期34卷 90-91,94页
作者:吴进西安邮电学院电子工程学院陕西西安710121 
介绍了一种正交频分复用系统中调制解调器的设计方法,正交频分复用的关键技术是编码和调制。传统的信道编码是将编码与调制分开设计,而网格码是将编码与调制作为一个整体进行设计的。对提出的设计方案进行仿真,实验结果表明该方法是合...
来源:详细信息评论
基于FPGA的卷积码Viterbi编码/译码器的设计与实现
收藏 引用
《电脑知识与技术(过刊)》2009年 第7X期15卷 5447-5448,5451页
作者:张成 杨健安徽审计职业学院安徽合肥230601 广东工业大学自动化学院广东广州510006 
该文设计了一种采用(2,1,2)卷积码的VB编码/解码器,并在Xilinx公司SpartanⅡ-XC2S200 FPGA芯片上实现。所设计的VB编码/解码器具有前向纠错能力强、编解码速度快、占用系统资源少等特点。综合后仿真结果显示,该VB编码/解码器的性能较理...
来源:详细信息评论
基于FPGA的卷积编译码器的设计与实现
收藏 引用
《电子设计工程》2010年 第8期18卷 168-170页
作者:刘杨 章敏桂林电子科技大学广西桂林541004 
为了解决传统的维特比译码器结构复杂、译码速度慢、消耗资源大的问题,提出一种新型的适用于FPGA特点,路径存储与译码输出并行工作,同步存储路径矢量和状态矢量的译码器设计方案。该设计方案通过在ISE9.2i中仿真验证,译码结果正确,得到...
来源:详细信息评论
Engineering Excellence
收藏 引用
《Engineering》2016年 第2期2卷 151-151页
作者:Lance A. DavisSenior Advisor US National Academy of En~neering 
On February 16, 2016, the 21st Draper Prize for Engineering was awarded by the US National Academy of Engineering to Dr. Andrew J. Viterbi, of the Viterbi Group, for the creation of the Viterbi Algorithm that is used ...
来源:详细信息评论
聚类工具 回到顶部