限定检索结果

检索条件"主题词=逻辑分析仪"
286 条 记 录,以下是1-10 订阅
视图:
排序:
逻辑分析仪的设计与实现
收藏 引用
《电力自动化设备》2012年 第9期32卷 149-152页
作者:庞利会 邓先荣 王军锋西华大学电气信息学院四川成都610039 
设计了一款简易逻辑分析仪。采用数字信号采集以及数字示波器存储显示原理,以ARM芯片S3C44B0X与FPGA芯片EPC2Q208C6组成系统核心。该设计由数字信号发生器、数据采集、触发控制、数据存储、显示等模块构成。该设计具有多级采样时钟和32...
来源:详细信息评论
基于双CPU逻辑分析仪的设计与实现
收藏 引用
表学报》2006年 第Z2期27卷 1523-1524,1540页
作者:陆绮荣 邹自明桂林工学院电子与计算机系 
以双CPU为核心,由数字信号发生模块、8路逻辑信号采集模块、8路波形显示和存储模块构成,此样机可完成对数据信号的采集、调整、处理、判断和显示,满足数据域测试和逻辑分析的要求,是一种经济适用的测试器。
来源:详细信息评论
逻辑分析仪中多路数据流的图文融合显示
收藏 引用
《四川大学学报(自然科学版)》2004年 第Z1期41卷 478-481页
作者:李翔 徐建南 戴志坚电子科技大学自动化工程学院成都610054 
逻辑分析仪有两种基本的显示方式:波形显示和数据列表显示,综合两种显示方式的优点,本文设计了一种更好的显示方式,即多路数据流的图文融合显示,介绍了该显示方式的软件流程及软件相关程序.该显示方式允许在逻辑分析仪最大测试通道数范...
来源:详细信息评论
虚拟逻辑分析仪硬件设计
收藏 引用
《四川大学学报(自然科学版)》2004年 第Z1期41卷 115-118页
作者:余远昱 王厚军电子科技大学自动化工程学院成都610054 
本文提出了一种基于VXI总线的虚拟逻辑分析仪硬件设计原理,详细介绍了虚拟逻辑分析仪的基本结构及工作原理,论述了深存储数据采集技术与VXI寄存器基接口的实现原理并给出了其实现方案.按照该方案设计的虚拟逻辑分析仪实现了大数据量采...
来源:详细信息评论
虚拟逻辑分析仪的研究与开发(英文)
收藏 引用
《电子科技大学学报》1993年 第1期22卷 58-63页
作者:陈光(礻禹) 杜政电子科技大学自动化系成都610054 
在介绍了虚拟器概念的基础上,提出了虚拟逻辑分析仪的设计原理和设计方法。为了提高器的性能价格比,采用了多路并行分时存贮原理来提高存贮速度,使之用低速存贮器件实现了高速存贮的目的。同时,减小了器尺寸,提高了电路可靠性。...
来源:详细信息评论
基于VXI总线的逻辑分析仪模块设计
收藏 引用
表学报》2004年 第Z1期25卷 306-307页
作者:余远昱 王厚军 戴志坚电子科技大学自动化工程学院成都610054 
提出了一种基于VXI总线的逻辑分析仪模块的设计原理与实现方法,介绍了深存储与快速传输以及VXI寄存器基接口的实现原理,给出了其实现方案。按照该方法设计的逻辑分析仪模块实现了大容量数据采集与快速传输。
来源:详细信息评论
高速逻辑分析仪产品化设计的关键技术
收藏 引用
表学报》2002年 第Z3期23卷 38-40页
作者:师奕兵 王厚军电子科技大学自动化工程学院成都610054 
就笔者所承担型号项目“逻辑分析仪”的开发研制中的若干关键技术进行论述 ,着重阐述其系统设计的虚拟器概念与原理、基于低速器件的高速数据采集技术、基于软件设计的数据窗定位技术、以及基于系统调试与产品生产考虑的可测性设计。...
来源:详细信息评论
基于USB总线的逻辑分析仪设计
收藏 引用
表学报》2005年 第Z1期26卷 310-311页
作者:许海清 田书林 戴志坚电子科技大学自动化工程学院成都610054 
提出了基于USB总线的逻辑分析仪的设计原理与实现方法,介绍了逻辑分析仪的基本结构,给出了用FX2实现的USB总线接口方案。按照该方法设计的逻辑分析仪能够实现大容量数据采集与快速传输。
来源:详细信息评论
基于LabVIEW和FPGA的虚拟逻辑分析仪设计与测试
收藏 引用
《实验技术与管理》2017年 第5期34卷 122-126页
作者:孙沛 李冶吉林大学仪器科学与电气工程学院吉林长春130026 
为实现逻辑分析仪的普及应用和提高器的可维护性,设计了一种基于虚拟器技术和模块化设计思想的虚拟逻辑分析仪。该虚拟逻辑分析仪以FPGA为硬件基础,搭建测试电路,实现对16路数据的并行采集,完成毛刺检测等功能,增强了扩展性。利用La...
来源:详细信息评论
虚拟逻辑分析仪控制电路的设计与实现
收藏 引用
《电气应用》2005年 第12期24卷 56-58页
作者:许美蓉 胡仁杰 李娟东南大学电气工程系210096 
介绍一种基于虚拟器技术的逻辑分析仪控制电路的设计和 Verilog HDL 的实现方 法。概述虚拟逻辑分析仪的系统总体结构和工作原理,详述控制电路的设计和部分功能模块,给 出时钟选择、触发识别与存储控制的 Verilog HDL 的设计代码,...
来源:详细信息评论
聚类工具 回到顶部