限定检索结果

检索条件"主题词=ASIC实现"
11 条 记 录,以下是1-10 订阅
视图:
排序:
联合载波恢复的高速均衡器设计及asic实现
收藏 引用
《清华大学学报(自然科学版)》2012年 第12期52卷 1698-1702页
作者:栾志斌 裴玉奎 葛宁清华大学电子工程系北京100084 
单载波超宽带均衡器面临高达600Mb/s速率的挑战,同时要满足高性能、低复杂度以及低功耗的要求。传统均衡器无法同时满足上述要求。为克服传统均衡器结构的不足,该文提出了一种载波恢复与并行均衡器联合的环路结构。仿真结果表明该环路...
来源:详细信息评论
LTE-A系统下小区ID盲检算法与asic实现研究
收藏 引用
《中国科技论文》2017年 第2期12卷 141-147,153页
作者:李贵勇 沈有琪重庆邮电大学通信与信息工程学院重庆400065 
LTE-A系统中,小区ID盲检是用户终端(user equipment,UE)与基站(evolved Node base,eNodeB)进行数据通信的关键过程,在这个过程中UE与eNodeB取得时间和频率上的同步,同时UE获取物理层小区ID号。随着协议的不断更新,用户接收端的设计也在...
来源:详细信息评论
SHA-1算法的高速asic实现
收藏 引用
《微电子学与计算机》2016年 第10期33卷 19-23,27页
作者:杜晓婧 李树国清华大学微电子学研究所北京100084 清华信息科学与技术国家实验室北京100084 
SHA-1算法是一种国际标准的安全杂凑算法.为提高SHA-1算法的吞吐率,提出了一种新的五合一架构,该架构使SHA-1算法的迭代压缩由原来的80轮变为16轮,并可使每轮中某些f函数和部分加法移到关键路径外,从而缩短了关键路径,提高了吞吐率.在SM...
来源:详细信息评论
SM4算法CBC模式的高吞吐率asic实现
收藏 引用
《微电子学与计算机》2016年 第10期33卷 13-18页
作者:符天枢 李树国清华大学微电子学研究所北京100084 清华信息科学与技术国家实验室北京100084 
由于SM4算法在CBC模式下存在从电路的输出端到输入端的反馈路径,所以流水线技术难以提高电路的吞吐率.针对这一问题,提出一种逻辑化简方法,使SM4加解密算法中每一个轮函数的关键路径减少1级异或门延时.基于这种方法,实现了一种4轮合1的...
来源:详细信息评论
SM4算法CTR模式的高吞吐率asic实现
收藏 引用
《电子器件》2019年 第1期42卷 173-177页
作者:王泽芳 唐中剑重庆青年职业技术学院信息工程系重庆400712 
针对同时要求安全性能高和吞吐率高的应用场景,基于支持并行实现的计数器模式SM4算法,提出一种高性能、可扩展的电路结构。该结构分离了控制平面和数据平面,并对数据平面进行了参数化,使得电路性能可依据吞吐率需求进行扩展。通过该结构...
来源:详细信息评论
高精度∑-△音频DAC省面积插值器的设计与asic实现
收藏 引用
《电声技术》2008年 第7期32卷 36-39页
作者:付洁 邹月娴北京大学深圳研究生院集成微系统科学工程与应用重点实验室广东深圳508055 
介绍了一种用于∑-△音频DAC中能有效节省面积的插值器设计与asic实现方法。阐述了插值器的基本原理及常用设计方法。针对单级多倍插值器电路硬件消耗较大的问题,提出了4级级联多倍插值器结构和串行计算的电路架构。采用Synopsys和Cade...
来源:详细信息评论
SM3杂凑算法的asic设计和实现
收藏 引用
《微电子学与计算机》2014年 第9期31卷 143-146,152页
作者:张倩 李树国清华大学微电子所北京100084 
针对国家商用密码SM3杂凑算法提出了一种四合一的asic实现架构.该架构采用进位保留加法器和循环展开方式,与单轮结构相比,时钟周期数减少了75%,吞吐率提高了29.4%.采用65nm的SMIC工艺,在125MHz的低时钟频率下,吞吐率达到了4Gb/s.此款SM...
来源:详细信息评论
基于改进QR算法的矩阵分解器设计
收藏 引用
《电子科技》2022年 第11期35卷 21-28页
作者:陈文杰 宋宇鲲 张多利合肥工业大学电子科学与应用物理学院安徽合肥230009 
矩阵分解是矩阵求逆中重要的运算之一,被广泛运用在神经网络、数字信号处理、无线通信技术等领域中。针对传统的分解算法运算不利于硬件实现的缺陷,文中在一种列向量优化QR分解算法的基础上,提出了一种一维线性矩阵分解结构,并完成了其A...
来源:详细信息评论
并行高吞吐率多模极化码编码器设计
收藏 引用
《计算机工程》2019年 第4期45卷 72-77页
作者:刘丽华 管武 梁利平中国科学院微电子研究所北京100029 中国科学院大学北京100029 
为获得可以支持多种码长、具有更高吞吐率的极化码编码器,提出一种32 bit并行级联的多模极化码编码器结构。每时钟周期内更新生成矩阵的32行,进行32 bit并行编码,从而加快编码速度。通过两级编码结构的级联简化编码器结构,以支持64 bit...
来源:详细信息评论
64位双精度矩阵分解的优化和硬件实现
收藏 引用
《合肥工业大学学报(自然科学版)》2021年 第12期44卷 1640-1645页
作者:邱俊豪 宋宇鲲 陈文杰 侯宁合肥工业大学微电子设计研究所安徽合肥230601 合肥工业大学教育部IC设计网上合作研究中心安徽合肥230601 河南城建学院电气与控制工程学院河南平顶山467000 
矩阵分解是线性代数中最重要的运算之一,广泛应用于现代通讯和控制。文章提出一种针对浮点矩阵的GR-QR(Givens rotation QR)分解一维线性结构,利用GR-QR分解运算过程中的并行特点,提高运算资源利用率,实现任意阶浮点矩阵分解,并设计实...
来源:详细信息评论
聚类工具 回到顶部