限定检索结果

检索条件"主题词=Booth编码"
41 条 记 录,以下是1-10 订阅
视图:
排序:
基于改进的booth编码的高速32×32位并行乘法器设计
收藏 引用
《计算机工程》2005年 第6期31卷 200-202页
作者:刘强 王荣生中国科学技术大学集成电路与系统实验室合肥230026 
采用了一种改进的基—4 booth编码方案,设计了一种高速32×32-b定/浮点并行乘法器。乘法器电路利用CPL逻辑来实现。通过对关键延时路径中的(4:2)压缩器和64位加法器的优化设计,可以在20ns内完成一次乘法运算。乘法器的设计由0.45um...
来源:详细信息评论
二次booth编码的大数乘法器设计
收藏 引用
《清华大学学报(自然科学版)》2007年 第10期47卷 1681-1684页
作者:颜晓东 李树国清华大学微电子学研究所北京100084 
为了解决现有信息安全公钥签名算法存在的对大量模乘运算处理速度不快的问题,提出了一种高阶booth编码的大数乘法器结构和二次编码booth 64线性变换式。二次编码既减少了部分积个数,也减少了高阶booth编码预计算奇数倍的被乘数个数。...
来源:详细信息评论
基于booth编码模乘模块RSA的VLSI设计
收藏 引用
《西安电子科技大学学报》2002年 第3期29卷 363-367页
作者:舒妍 卢君明西安电子科技大学机电工程学院陕西西安710071 上海交通大学大规模集成电路研究所上海200030 
在Montgomery模乘算法基础上 ,采用大数乘法器常用的booth编码技术缩减Montgomery模乘法的中间运算过程 ,将算法迭代次数减为原来的一半 .同时采用省进位加法器作为大数加法的核心 ,使模乘算法中一次迭代的延迟为两个一位全加器的延迟 ...
来源:详细信息评论
基4booth编码的高速32×32乘法器的设计与实现
收藏 引用
《电子科技大学学报》2008年 第S1期37卷 106-108,132页
作者:周婉婷 李磊电子科技大学电子科学技术研究院成都610054 
介绍并实现了一种高速32×32有符号/无符号二进制乘法器。该乘法器采用改进基4booth算法编码方式,所产生的电路与传统相比减小了延时与面积,并采用符号补偿技术对每个部分积进行符号位补偿,进一步简化电路。该乘法器在关键路径上采...
来源:详细信息评论
一种改进的基4-booth编码流水线大数乘法器设计
收藏 引用
《微电子学与计算机》2014年 第1期31卷 60-63,67页
作者:周怡 李树国清华大学微电子学研究所北京100084 
大数乘法器是密码算法芯片的引擎,它直接决定着密码芯片的性能.由此提出了一种改进的基4-booth编码方法来缩短booth编码的延时,并提出了一种三级流水线大数乘法器结构来完成256位大数乘法器的设计.基于SMIC0.18μm工艺,对乘法器设计进...
来源:详细信息评论
基于Radix-4 booth编码的模2^n+1乘法器设计
收藏 引用
《通信技术》2015年 第10期48卷 1168-1173页
作者:鄢斌 李军海军计算技术研究所北京100841 成都三零嘉微电子有限公司四川成都610041 
模2n+1乘法(n=8、16)在分组密码算法中比较常见,如IDEA算法,但由于其实现逻辑复杂,往往被视为密码算法性能的瓶颈。提出了一种适用于分组密码算法运算特点的基于Radix-4booth编码的模2n+1乘法器实现方法,其输入/输出均无需额外的转换电...
来源:详细信息评论
基于改进的booth编码和Wallace树的乘法器优化设计
收藏 引用
《计算机应用与软件》2016年 第5期33卷 13-16页
作者:石敏 王耿 易清明暨南大学信息科学技术学院广东广州510632 
针对当前乘法器设计难于兼顾路径延时和版图面积的问题,设计一种新型的32位有符号数乘法器结构。其特点是:采用改进的booth编码,生成排列规则的部分积阵列,所产生的电路相比于传统的方法减小了延时与面积;采用由改进的4-2压缩器和3-2压...
来源:详细信息评论
一种高性能乘法器生成器的设计
收藏 引用
《计算机工程》2004年 第21期30卷 41-43,63页
作者:王田 陈健 付宇卓上海交通大学芯片与系统研究中心上海200030 
全新的基于全定制传输门结构42压缩高性能乘法生成器能根据用户输入自动产生并行乘法器的Verilog代码,并对WallaceTree的连线进行了优化.最后在末级加法器阶段,生成器能根据到达的时延不同自动选择不同加法器最优的分段.在设计某些乘法...
来源:详细信息评论
一种基于CMOS工艺库的DSP专用MAC设计
收藏 引用
《电子学报》2004年 第8期32卷 1405-1408页
作者:陈继承 姚庆栋 刘鹏 史册浙江大学信息与电子工程学系浙江杭州玉泉310027 
针对基于标准CMOS单元库的DSP系统专用MAC设计 ,本文提出了构建多模式算法最小并集的通用MAC平台思想以满足各种运算模式要求 ,并提出了划分MAC平台结构功能方法以实现与多流水DSP系统的最佳匹配 .在以 16位为基本乘法单元的MAC具体应用...
来源:详细信息评论
一种适用于多媒体处理器的MAC单元的设计
收藏 引用
《计算机研究与发展》2002年 第7期39卷 882-887页
作者:钱刚 李莉 沈绪榜西安微电子技术研究所西安710054 
多媒体处理经常包括许多乘加操作 .给出了一种新型的适用于多媒体处理器的 MAC单元的设计 ,它用两个 8b× 8b的乘法器来完成 3种不同字长情况下的乘加操作 :第 1种情况是 16 b× 16 b整数或序数乘加 ;第 2种情况是 8b× 16 ...
来源:详细信息评论
聚类工具 回到顶部