T=题名(书名、题名),A=作者(责任者),K=主题词,P=出版物名称,PU=出版社名称,O=机构(作者单位、学位授予单位、专利申请人),L=中图分类号,C=学科分类号,U=全部字段,Y=年(出版发行年、学位年度、标准发布年)
AND代表“并且”;OR代表“或者”;NOT代表“不包含”;(注意必须大写,运算符两边需空一格)
范例一:(K=图书馆学 OR K=情报学) AND A=范并思 AND Y=1982-2016
范例二:P=计算机应用与软件 AND (U=C++ OR U=Basic) NOT K=Visual AND Y=2011-2016
摘要:本文介绍一个新型通用结构编辑系统—ise。该系统充分考虑到用户需求,采用人工智能技术,通过知识库中的语法结构知识引导用户进行填充式编辑。由于语法知识的可更换性和采用规则驱动方式,系统具有通用和智能特点;ise 广泛吸收多种编辑器的优点,实现了行编辑、全屏幕编辑和结构编辑的结合,可灵活切换,具有混合编辑的能力;提供一套功能齐全、方便记忆的编辑命令;集编辑、 编译、 运行为一体;系统具有压缩存储功能,可节省大量存储空间;ise 可随时与 DOS 相互调用;具有良好的软件组装接口,提供界面友好的程序设计环境。
摘要:Xilinx ise集成综合环境是Xilinx公司的现场可编程逻辑器件数字电路开发工具集,其集成的工具可以使设计人员方便、快速地完成FPGA/CPLD数字电路开发全过程。通过介绍一个16进制加法器的设计实现实例, 描述了如何基于ise平台使用VHDL语言进行FPGA电路设计的原理和方法。
摘要:将介绍基于XILINX ise平台下的高速多路并行宽带接收机系统设计。涵盖前端AD采集卡的选择,基于XILINX FPGA的多路并行信号处理流程设计,并提供ise集成开发环境下的仿真设计流程及仿真结果分析。整体系统流程设计充分考虑系统资源配置,最优化系统设计,设计结果具有较高的工程的参考意义。
摘要:针对EDK工具设计SOPC系统的局限性,提出了一种使用ise和EDK工具联合设计SOPC的方法。使用EDK工具实现了嵌入式子系统,并将设计结果以模块的形式整合至ise设计中,最终实现了SOPC系统的整体设计。该方法简化了SOPC设计的复杂度,并提高了设计的灵活性。
摘要:本文主要以高考填报志愿为例介绍该咨询系统的分析与设计过程,给出相关的数学模型。考生使用本文给出的分析与设计结果和数学模型开发的软件,可以得到所需要的信息,使考生填报志愿更有针对性和科学性。
摘要:利用EDA技术和FPGA技术,研制出具有自主知识产权基于FPGA的GPS相关器。采用本地产生C/A码的超前、即时、滞后码与输入信号进行并行相关,并得到预检测值用于捕获GPS信号;重点设计载波NCO相位、载波周数、码相位、历元计数等测量数据产生模块,含该模块的GPS相关器可用于实现导航型和测量型接收机;阐述了GPS相关器各个模块的详细设计,并用VHDL在FPGA中实现了其全部设计。在Modelsim下进行功能仿真和时序仿真,仿真正确后下载到Xilinx Virtex-II Pro开发板中进行验证。运行结果表明设计的GPS相关器与微处理器配合可以完成GPS信号的基带信号处理。
摘要:ise设计套件11.3版本软件为Virtex-6HXTFPGA设计提供支持。Virtex-6HXTFPGA专为40G/100G有线通信和数据通信而优化,为超高带宽系统提供线速超过11Gb/s的串行接口技术。
摘要:自从Xilinx公司推出FPGA二十多年来,研发工作大大提高了FPGA的速度和面积效率,缩小了FPGA与ASIC之间的差距,使FPGA成为实现数字电路的优选平台。今天,功耗日益成为FPGA供应商及其客户关注的问题。
摘要:对于大FPGA设计项目,从前期的功能实现到后期的全局实现过程中,都会有一个反复调试的阶段,在XILINX ise的GUI界面下反复的点击鼠标会造成效率的降低。利用ise的命令行方式,几乎可以定制所有过程,这样,改变设计参数(HDL语言、约束条件、模块、器件)后,只需执行一个命令就可以完成定制的所有过程。而且,不借助GUI方式还可以大大减少系统资源占用,提高系统的速度。
摘要:汉明码是一种可以纠正一位错误的线性分组码,广泛应用于通信领域中。首先分析了(7,4)汉明码的编码和译码原理,采用VHDL编写了(7,4)汉明码的编码器和译码器的代码[1]。提出基于ise开发环境设计(7,4)汉明码编译码器的方法,并采用Modelsim进行功能仿真[2]。
地址:宁波市钱湖南路8号浙江万里学院(315100)
Tel:0574-88222222
招生:0574-88222065 88222066
Email:yzb@zwu.edu.cn