限定检索结果

检索条件"主题词=SignalTapⅡ"
18 条 记 录,以下是11-20 订阅
视图:
排序:
嵌入式逻辑分析仪在FPGA实验教学中的应用
收藏 引用
《河北工业科技》2010年 第1期27卷 41-45,62页
作者:吴朝晖 张持健安徽师范大学物理与电子信息学院安徽芜湖241000 
在FPGA实验教学和课程设计中,逻辑分析仪是最重要的调试工具。但由于高校经费紧张,难以配置齐全设备,而且逻辑分析仪I/O引脚引出困难,引脚数量有限,连线复杂,对内部信号的获取和分析也较困难。为此介绍一种signaltapⅱ嵌入式逻辑分析仪...
来源:详细信息评论
基于FPGA数字延迟单元的实现和比较
收藏 引用
《电子测量技术》2011年 第9期34卷 65-68页
作者:邱有刚 黄建国 李力电子科技大学自动化工程学院成都611731 
提出了基于FPGA的数字延迟线(DDL)设计的3种方法,并分析了各自的优缺点和适用范围。在AlteraQuartus II开发平台上采用Verilog HDL语言和其自带的IP CORE分别实现了3种数字延迟线的设计,借助于QuartusⅡ集成开发环境中提供的signaltap...
来源:详细信息评论
嵌入式逻辑分析仪在FPGA设计中的应用
收藏 引用
《现代电子技术》2006年 第2期29卷 76-77,84页
作者:邓成 张亚妮 白璘 孙肖子西安电子科技大学陕西西安710071 
设计和验证超高密度FPGA的方法是采用逻辑分析仪、示波器和总线分析仪,通过测试头和连接器把信号送到仪器上。随着FPGA设计复杂度的增加,传统的测试方法受到局限。在FPGA内部嵌入逻辑分析核,构成一种嵌入式逻辑分析仪,对FPGA器件内部所...
来源:详细信息评论
基于FPGA的UART设计与实现
收藏 引用
《电子测量技术》2011年 第7期34卷 80-82,94页
作者:杨扬 叶芃 李力电子科技大学自动化工程学院成都611731 
为在CPCI总线数字I/O模块上实现UART(universal asynchronous receiver transmitter,通用异步接收发送器)接收功能,提出了一种基于现场可编程门阵列器件(FPGA)的UART设计与实现方案。在Altera Quartus Ⅱ开发平台上采用Verilog HDL语言...
来源:详细信息评论
基于FPGA的电力变压器在线监测系统
收藏 引用
《湖北工业大学学报》2011年 第2期26卷 16-19页
作者:潘健 张鹏 杨智林湖北工业大学电气与电子工程学院湖北武汉430068 
为实时监测电力变压器运行中的线圈绕组状态,设计构建了基于FPGA的电力变压器在线监测系统.介绍了相应的硬件模块设计和软件流程.该系统可以实时测量电力变压器绕组三相电压、电流有效值,并计算设备的有功功率、无功功率、功率因数等....
来源:详细信息评论
基于FPGA三相正弦信号发生器的设计与实现
收藏 引用
《电气自动化》2014年 第4期36卷 38-40页
作者:晏勇阿坝师范高等专科学校物理与电子科学系四川汶川623002 
Alter公司CycloneⅡ系列EP2C20Q240C8为核心处理器,设计基于LPM_ROM三相正弦信号发生器。通过读写LPM_ROM正弦波数据,QuartusⅡ开发平台完成综合仿真配置,signaltapⅱ嵌入式逻辑分析仪实时捕获显示三相正弦信号,连接10位串行D/A转换器TL...
来源:详细信息评论
航天发射场多径衰落模型的硬件实现及仿真
收藏 引用
《自动化与仪器仪表》2016年 第12期 245-247页
作者:张跃飞 邹美凤 曹晓军 薛志伟 岳长亮太原卫星发射中心山西岢岚036301 太原科技大学经济与管理学院山西太原030024 
为了模拟航天发射场遥测设备接收遥测信号的多径干扰的影响,分析遥测设备的接收解调性能,设计实现了多径衰落模型,并进行了仿真验证。该模型在FPGA开发板上采用VHDL硬件语言进行实现,可以模拟不同路径、不同功率的遥测信号。使用MATLAB...
来源:详细信息评论
Quartus Ⅱ
收藏 引用
《今日电子》2008年 第11期 60-60页
QuartusⅡ是Altera公司推出的CPLD/F[GA开发工具,QuartusⅡ提供了完全集成且与电路结构无关的开发包环境,具有数字逻辑设计的全部特性,包括:可利用原理图、结构框图、VerilogHDL、AHDL和VHDL完成电路描述并将其保存为设计实体文件...
来源:详细信息评论
聚类工具 回到顶部