限定检索结果

检索条件"主题词=Skill语言"
8 条 记 录,以下是1-10 订阅
视图:
排序:
基于skill语言的自动天线效应修复器设计
收藏 引用
《微电子学》2008年 第2期38卷 182-186页
作者:赵兵 黄凯 杨军东南大学国家专用集成电路系统工程技术研究中心南京210096 
在深亚微米大规模集成电路设计和制造过程中,可靠性已经成为主要的挑战[1]。文章关注一个重要的可靠性问题?天线效应。首先对天线效应进行分析,然后用skill语言设计了自动天线效应修复器。提出了版图层次坐标变换算法:把底层单元坐标属...
来源:详细信息评论
skill语言实现PCB的原理图还原
收藏 引用
《微电子学与计算机》2007年 第4期24卷 89-91,94页
作者:陈烨 马鸣锦 郭慧芳解放军信息工程大学信息工程学院河南郑州450002 
目前市场上的EDA工具均只支持由原理图到网表的正向设计。介绍了自行开发的一种原理图还原系统,作用是根据原理图的网表,自动还原出PCB的原理图。具体是通过skill语言在EDA工具Concept HDL平台上二次开发实现的。
来源:详细信息评论
基于制作离散性对策的高性能CMOS DAC
收藏 引用
《Journal of Semiconductors》2003年 第11期24卷 1211-1216页
作者:于雪峰 石寅中国科学院半导体研究所北京100083 
基于 CMOS器件的离散性机理及误差消除对策 ,研究了高速、高精度嵌入式 CMOS数 /模转换器 (DAC) IP核的设计与实现 .采用行、列独立译码的二次中心对称电流源矩阵结构 ,优化了电流源开关电路结构与开关次序 ;利用 Cadence的 skill语言...
来源:详细信息评论
Cadence与台积电扩大在Virtuoso定制设计平台的合作
收藏 引用
《中国集成电路》2013年 第8期22卷 8-9页
为专注于解决先进节点设计的日益复杂性,Cadence设计系统公司日前宣布,已与台积电在Virtuoso定制和模拟设计平台扩大合作以设计和验证其尖端IP。此外,台积电还将扩展其本质为基于skill语言的的工艺流程设计套件(PDKs)产品至16nm,...
来源:详细信息评论
Allegro软件基于Form格式的框架开发
收藏 引用
《单片机与嵌入式系统应用》2021年 第2期21卷 11-15,19页
作者:付深圳 刘涛 张柱高效能服务器和存储技术国家重点实验室济南250014 浪潮电子信息产业股份有限公司 
在EDA设计领域,Cadence作为最大电子设计自动化供应商,旗下的Allegro软件是业界知名的PCB设计软件,提供了丰富的二次开发接口和完善的开发语言。本文主要是基于Allegro软件的skill语言二次开发,开发带有Form格式的编程框架,工程师使用...
来源:详细信息评论
基于APD的2.5D封装中介层自动化设计
收藏 引用
《电子技术应用》2019年 第8期45卷 68-70,74页
作者:张成 谈玲燕 曾令玥格芯半导体上海有限公司封装设计与算法部 
由于高带宽存储器(High Bandwidth Memory,HBM)的高带宽特性,在2.5D封装中介层(Interposer)的版图设计过程中存在大量HBM接口的连线需要手动完成。介绍了如何使用skill语言在Allegro封装设计工具(Allegro Package Design,APD)中实现HBM...
来源:详细信息评论
Cadence中的参数化单元(Pcell)的开发应用
收藏 引用
《集成电路通讯》2011年 第2期29卷 1-7页
作者:刘成玉 姚芳中国兵器工业第214研究所苏州215163 
以Pcell的形式来实现常用的MOS晶体管,通过改变PceU的CDF参数(W、L、gate number、串联、并联和阱的类型等等)来实现MOS晶体管的参数化单元功能,加速插入版图的数据,避免了单元的重复创建。正确地使用与掌握其技巧,能大大提高设...
来源:详细信息评论
台积电扩大与Cadence在Virtuoso定制设计平台的合作
收藏 引用
《集成电路应用》2013年 第8期30卷 46-46页
为专注于解决先进节点设计的日益复杂性,Cadence公司日前宣布与台积电在Virtuoso定制和模拟设计平台扩大合作以设计和验证其尖端IP。此外,台积电还将扩展其纯正以本质为基于skill语言的的丁艺流程设计套件(PDK)产品至16纳米,创建...
来源:详细信息评论
聚类工具 回到顶部