限定检索结果

检索条件"主题词=clock"
13 条 记 录,以下是1-10 订阅
视图:
排序:
14 nm工艺下基于H-Tree和clock mesh混合时钟树的研究与实现
收藏 引用
《电子技术应用》2017年 第11期43卷 34-37,42页
作者:高华 李辉中国科学技术大学信息科学技术学院安徽合肥230026 
在数字集成电路设计中,时钟信号是数据传输的基准,时钟信号作为数字芯片内部转换频率最高和布线距离最长的信号,也是数字芯片功耗的重要组成部分。为了优化数字芯片的功耗、功能和稳定性,在GF14 nm工艺下对时钟树进行优化设计,提出一种H...
来源:详细信息评论
TIXLed clock
收藏 引用
《微型计算机》2007年 第9Z期27卷 33-33页
无数个图案代表不同的时间.TIX时钟可以让你一目了然的看清时间.4个不同的区域用来显示时间.每一个阿拉伯数字是用每一格灯光来显示。如图你所见的时间是12:34.非常简单容易辨别。这么一款时钟摆放在家里同样也是一个很好的装饰品...
来源:详细信息评论
一种clock mesh与H-tree混合时钟树设计方法
收藏 引用
《电子技术与软件工程》2016年 第6期 94-96页
作者:伍艳春南京电子技术研究所江苏省南京市210039 
本文提出了一种clock mesh与H-tree相结合的混合时钟树设计方法,同时通过对设计中的寄存器按照一定规则进行分组并分别布局在相同大小的网格中从而具备一定的对称性和规则性,可更好的优化H-tree结构,提高H-tree的性能从而提高了整个混...
来源:详细信息评论
同步电路设计中clock SKEW的分析
收藏 引用
《电子器件》2002年 第4期25卷 431-434页
作者:康军 黄克勤 张嗣忠东南大学国家专用集成电路系统工程技术研究中心南京210096 南京经济学院计算机系南京210032 
clock skew是数字集成电路设计中一个重要的因素。本文比较了在同步电路设计中 0 clock skew和非 0clock skew时钟分布对电路性能的影响 ,分析了通过调整时钟树中 CL OCK SKEW来改善电路性能的方法 ,从而说明非 0 clock skew时钟分布是...
来源:详细信息评论
一次性可编程时钟发生器Omni clock可提供最高设计灵活性和丰富功能
收藏 引用
《电源世界》2016年 第9期 29-31页
作者:ON Semiconductor安森美半导体 
一次性可编程时钟发生器系列Omni clock,为当前市场上任何可编程的时钟器件提供最多的功能和灵活性,介绍了Omni clock系列的特性及设计优势。
来源:详细信息评论
高锁定范围半盲型过采样时钟数据恢复电路设计
收藏 引用
《南京邮电大学学报(自然科学版)》2014年 第2期34卷 111-115页
作者:高宁 张长春 方玉明 郭宇锋 刘蕾蕾南京邮电大学电子科学与工程学院江苏南京210023 东南大学毫米波国家重点实验室江苏南京210096 
采用标准0.18 μm CMOS工艺,设计了一种高锁定范围的半盲型过采样时钟数据恢复电路.该时钟数据恢复电路(clock and Data Recovery,CDR)主要由鉴频器(Frequency detector,FD)、多路平行过采样电路、10位数模转换器(Digital To Analo...
来源:详细信息评论
Overview of Energy-Efficient Successive-Approximation Analog-to-Digital Converters: State-of-the-Art and a Design Example
收藏 引用
《Journal of Electronic Science and Technology》2013年 第4期11卷 372-381页
作者:Sheng-Gang Dong Xiao-Yang Wang Hua Fan Jun-Feng Gao Qiang Lithe Centre for Communication Circuits and Systems University of Electronic Science and Technology of China 
This paper makes a review of state-of-the- arts designs of successive-approximation register analog-to-digital converters (SAR ADCs). Methods and technique specifications are collected in view of innovative ideas. A...
来源:详细信息评论
clock Gating技术在超大规模集成电路设计时的应用
收藏 引用
《数字技术与应用》2015年 第9期33卷 59-59页
作者:王英 王金城展讯科技杭州有限公司浙江杭州310008 
功耗是困扰超大规模集成电路发展的一个严重问题,而其中作为时钟树的电路占据在整个芯片的功耗的主要部分,改善时钟树功耗将大为改善整个芯片功耗。clock Gating技术是改善时钟树功耗的有效直接方法,文章阐述了clock gating技术的基本...
来源:详细信息评论
“二度设计”让英语课堂再添活力
收藏 引用
《小学教学研究》2013年 第12期 51-52页
作者:时晓丽江苏常熟市星城小学 
多年的教学实践表明,真实的教学过程是师生及多种因素间动态的相互作用的推进过程,一方面它不可能百分之百地按预定轨道行进,总会生出一些意料之外的新问题、新思维;另一方面,从教师计划预设的教学过程到实际操作的过程,从教到学再到学...
来源:详细信息评论
DM6437处理器简述
收藏 引用
《工业控制计算机》2013年 第7期26卷 120-121页
作者:付铁鹏抚顺第二中等职业技术专业学校辽宁抚顺113004 
DM6437是由专门为高性能、低成本视频应用开发的32位定点DSP达芬奇(DaVinci)技术的处理器。研究分析了DM6437芯片的功能和结构,并对其基本接口属性和函数引用方法进行了较为详细的描述,以帮助指导设计人员对此芯片组进行初步了解,提高...
来源:详细信息评论
聚类工具 回到顶部