限定检索结果

检索条件"机构=北京工业大学嵌入式系统重点实验室"
95 条 记 录,以下是11-20 订阅
视图:
排序:
一种高效时钟树综合实现方法
收藏 引用
《半导体技术》2012年 第3期37卷 169-171,179页
作者:邓尧之 万培元 刘世勋 林平分北京工业大学北京市嵌入式系统重点实验室北京100124 
针对ASIC芯片设计中时钟树综合效率和时序收敛的问题,提出了一种高效的时钟树综合方法,特别适用于现代先进深亚微米工艺中的高集成度、高复杂度的设计中。改进了传统时钟树综合方法,通过采用由下至上逐级分步综合的方法实现。该设计方法...
来源:详细信息评论
ASIC物理设计中金属层数对芯片的影响
收藏 引用
《半导体技术》2010年 第1期35卷 27-30页
作者:柏璐 聂红儿 李莉北京工业大学北京市嵌入式系统重点实验室北京100124 
ASIC芯片物理版图设计的一个重要问题是选用几层金属层。以一款SMIC0.18μmDVBC芯片(BTV2040S03)为例,选用三种不同金属层工艺进行对比。首先设计出三种不同金属层的版图,分析电源电势分布判断其合理性;之后进行布线拥塞率的对比,以分...
来源:详细信息评论
ATSC标准中8-VSB调制器的算法改进及FPGA设计实现
收藏 引用
《电视技术》2011年 第7期35卷 7-10,14页
作者:黄航 史松涛 林平分 杨冬勤北京工业大学北京市嵌入式系统重点实验室北京100124 
重点介绍了ATSC标准的8-VSB系统构架以及FPGA系统的具体实现方案。根据具体标准的参数要求,分析了ATSC标准。基于改进的维弗法,提出了频率范围可变的低中频数字信号输出解决方案,给出了系统硬件的设计步骤,并给出实测结果。
来源:详细信息评论
基于电力线通信芯片可测性设计的研究实现
收藏 引用
《半导体技术》2011年 第7期36卷 554-557页
作者:潘照华 万培元 林平分北京工业大学北京市嵌入式系统重点实验室北京100124 
集成电路的快速发展,迫切地需要快速、高效、低成本且具有可重复性的测试方案,这也成为可测性设计的发展方向。此次设计基于一款电力线通信芯片,数字部分采用传统常用的数字模块扫描链测试和存储器内建自测试;同时利用芯片正常的通信信...
来源:详细信息评论
标清数字电视机顶盒图形引擎的设计与实现
收藏 引用
《电视技术》2008年 第7期32卷 42-43,62页
作者:张立超 张秀丽北京工业大学北京市嵌入式系统重点实验室北京100022 
介绍了标清数字电视机顶盒图形引擎的一种硬件结构及其实现,重点分析了其中静态图形混合器的实现及其缓冲器的设计。该图形引擎可以为数字电视机顶盒系统、DVD解码系统提供有力的图形处理支持。
来源:详细信息评论
标清数字电视图像截取引擎IP核的设计与实现
收藏 引用
《电视技术》2009年 第7期33卷 28-29,37页
作者:童佳杰 张立超北京工业大学北京市嵌入式系统重点实验室北京100022 
介绍了标清数字电视中视频图像截取的一种硬件结构及其实现,重点分析了视频图像截取过程中的压缩算法以及实现。着重介绍了Bresenham算法在图像压缩模块中的实现。该图像截取引擎可以为数字电视机顶盒、DVD解码等提供视频图像压缩截取...
来源:详细信息评论
一种UHF RFID标签低功耗物理设计与实现
收藏 引用
《固体电子学研究与进展》2015年 第3期35卷 253-258页
作者:王成龙 张万荣 万培元 祝雪菲 王树甫北京工业大学北京市嵌入式系统重点实验室北京100124 斯凯瑞利(北京)科技有限公司北京100085 
针对超高频射频识别(UHF RFID)标签低功耗、低成本的要求,本文基于EPC Class-1 Generation-2/ISO18000-6C协议,提出一种采用多电源电压域、新型时钟树综合与局部时钟树构建的物理设计方法。该方法结合广泛应用的门控时钟技术,对芯片时...
来源:详细信息评论
一种带温度和工艺补偿的片上时钟振荡器
收藏 引用
《微电子学与计算机》2009年 第1期26卷 16-20页
作者:虞晓凡 林平分北京工业大学北京市嵌入式系统重点实验室北京100022 
基于SMIC0.18μm1P6M的标准CMOS工艺,设计并实现了一种带温度补偿和工艺偏差校准的60MHz片上CMOS时钟振荡器.经仿真和流片测试验证,该结构的时钟振荡器输出频率能很好的稳定在60-61MHz,温度从-25℃变化至75℃时,频率仅变化108.5kHz,在...
来源:详细信息评论
0.13μm CMOS 60dB SFDR的8bit 250MS/s模数转换器(英文)
收藏 引用
《半导体技术》2009年 第12期34卷 1240-1243页
作者:万培元 方狄 崔伟 John Yu 林平分北京工业大学北京市嵌入式系统重点实验室北京100022 
论述了一种高速度低功耗的8位250 MHz采样速度的流水线型模数转换器(ADC)。在高速度采样下为了实现大的有效输入带宽,该模数转换器的前端采用了一个采样保持放大器(THA)。为了实现低功耗,每一级的运放功耗在设计过程中具体优化,并在流...
来源:详细信息评论
SRAM供电结构与SOC芯片供电网络设计优化
收藏 引用
《半导体技术》2011年 第4期36卷 312-315页
作者:刘世勋 万培元 林平分 邓尧之北京工业大学北京市嵌入式系统重点实验室北京100124 
主要提出了一种优化SRAM供电结构的方案——裸露Metal4的SRAM供电网络。该方案可以在不增加使用绕线资源的条件下,显著地提升SRAM的供电以及整个芯片供电网络的性能。以一款数字电视解调芯片BTV2020为例,详细叙述了传统SRAM的供电结构,...
来源:详细信息评论
聚类工具 回到顶部