限定检索结果

检索条件"机构=清华大学 信息科学与技术国家实验室,北京100084"
314 条 记 录,以下是211-220 订阅
视图:
排序:
搜索引擎用户行为与用户满意度的关联研究
收藏 引用
《中文信息学报》2014年 第1期28卷 73-79页
作者:刘健 刘奕群 马少平 张敏 茹立云 张阔智能技术与系统国家重点实验室 清华信息科学与技术国家实验室(筹) 清华大学计算机系北京100084 
用户满意度是以用户为中心的搜索引擎性能评价的一个重要分支,区别于传统基于查询与文档相关性的评价方法,基于用户满意度的性能评价能够更加全面、客观地对搜索引擎性能进行评价。该文通过设计搜索实验平台,在尽量不影响用户正常搜索...
来源:详细信息评论
基于内容的分布式FTP搜索引擎的设计与实现
收藏 引用
《计算机研究与发展》2011年 第S3期48卷 430-434页
作者:许君 王朝坤 李瑞 王建民 刘璋清华大学计算机科学与技术系北京100084 清华大学软件学院北京100084 清华信息科学与技术国家实验室(筹 清华大学)北京100084 信息系统安全教育部重点实验室(清华大学)北京100084 
随着互联网的发展,FTP作为文件共享的主要方式得到了快速的发展.和HTTP相比,FTP具有一些不同的特点,例如区域化、封闭化,这些特点增加了FTP站点的索引与查询工作的难度.目前常见针对FTP文件索引的工作均是围绕文件名开展,用户难以获取...
来源:详细信息评论
基于FPGA的高性能3DES算法实现
收藏 引用
《微电子学与计算机》2015年 第9期32卷 54-59页
作者:朱欣欣 李树国清华大学微电子学研究所北京100084 清华信息科学与技术国家实验室北京100084 
传统3DES算法需要48轮迭代周期,存在吞吐率低的问题,提出二合一的循环迭代结构,该结构完成一次加解密运算需要25个时钟周期,兼容了ECB和CBC两种工作模式.在Altera公司的Quartus II 13.0软件上进行FPGA实现,选用器件EP4SGX530NF45C3,延时...
来源:详细信息评论
SHA-1算法的高速ASIC实现
收藏 引用
《微电子学与计算机》2016年 第10期33卷 19-23,27页
作者:杜晓婧 李树国清华大学微电子学研究所北京100084 清华信息科学与技术国家实验室北京100084 
SHA-1算法是一种国际标准的安全杂凑算法.为提高SHA-1算法的吞吐率,提出了一种新的五合一架构,该架构使SHA-1算法的迭代压缩由原来的80轮变为16轮,并可使每轮中某些f函数和部分加法移到关键路径外,从而缩短了关键路径,提高了吞吐率.在SM...
来源:详细信息评论
基于AP可替代性模型的密集无线网络节能机制研究
收藏 引用
《小型微型计算机系统》2015年 第5期36卷 897-902页
作者:范云涛 李贺武 孙文琦清华大学信息化技术中心无线与移动网络技术研究室北京100084 清华大学信息科学与技术国家实验室北京100084 
在无线网络中为了节能,主流做法是将AP(Access Point,无线接入点)进行聚簇,在网络闲时关掉一些AP而让剩下的AP来支持用户.聚簇的关键在于合理的聚簇依据.相关研究中通常利用AP之间相互监听到的RSSI(Received Signal Strength Indication...
来源:详细信息评论
SM4算法CBC模式的高吞吐率ASIC实现
收藏 引用
《微电子学与计算机》2016年 第10期33卷 13-18页
作者:符天枢 李树国清华大学微电子学研究所北京100084 清华信息科学与技术国家实验室北京100084 
由于SM4算法在CBC模式下存在从电路的输出端到输入端的反馈路径,所以流水线技术难以提高电路的吞吐率.针对这一问题,提出一种逻辑化简方法,使SM4加解密算法中每一个轮函数的关键路径减少1级异或门延时.基于这种方法,实现了一种4轮合1的...
来源:详细信息评论
基于话题链的汉语语篇连贯性描述体系
收藏 引用
《中文信息学报》2014年 第5期28卷 102-110页
作者:周强 周骁聪清华信息科学与技术国家实验室(筹) 清华大学信息技术研究院语音和语言技术中心北京100084 
汉语简洁灵活的意合型篇章组合结构,对传统的基于关联词的篇章连贯性描述体系提出了新的挑战。该文引入话题链描述形式,设计不同类型的话题评述关系集,构建了以话题链为主,融合关联词语和其他连贯形式描述机制,覆盖话题评述、并列、因...
来源:详细信息评论
适于流水线结构的改进FIPS算法及其实现
收藏 引用
《微电子学》2008年 第5期38卷 609-613页
作者:谷荧柯 白国强 陈弘毅清华大学清华信息科学与技术国家实验室北京100084 清华大学微电子学研究所北京100084 
分析了基于FIPS的乘加器结构的VLSI实现随着操作数宽度的变化,速度和面积的变化趋势;提出了一种改进FIPS算法,解决了采用流水线结构的数据通路导致的数据迟滞问题。在SMIC0.18μm CMOS工艺下,基于该改进算法,设计了一个128位操作数位宽...
来源:详细信息评论
用于DSP的双端口、多路可变L1 D-cache设计
收藏 引用
《微电子学与计算机》2009年 第2期26卷 184-187,192页
作者:贾迪 何虎 孙义和清华大学微电子学研究所清华信息科学与技术国家实验室北京100084 
提出了一个用于高性能嵌入式DSP(Digital Signal Processor)的L1数据高速缓存(Level1D-cache)设计.它采用组关联(set-associative)结构,并且具有双端口、多路可变等特点.在设计中,实现了一系列优化技术,以满足高性能嵌入式DSP访问数据...
来源:详细信息评论
支持f8、f9算法Snow3G的FPGA设计与实现
收藏 引用
《微电子学与计算机》2015年 第9期32卷 90-94页
作者:沈超鹏 李树国清华大学微电子学研究所北京100084 清华信息科学与技术国家实验室北京100084 
f8加解密算法和f9完整性算法广泛地应用于移动通信网络安全中,但f8、f9算法性能目前仍满足不了移动网络安全高吞吐率的需求.由此提出了一种新的22合1结构,该结构以Snow3G算法为核心,并且支持f8算法和f9算法.在Quartus II 13.0下采用Alt...
来源:详细信息评论
聚类工具 回到顶部