限定检索结果

检索条件"机构=湖北武汉华中科技大学电信系"
3 条 记 录,以下是1-10 订阅
视图:
排序:
基于Rocket I/O模块的高速I/O设计
收藏 引用
《电子技术应用》2004年 第6期30卷 77-80页
作者:杨刚 周宗仪湖北武汉华中科技大学电信系430074 
介绍了采用Virtex-ⅡPRO列FPGA设计的应用于下一代无线通信统中的高速I/O。由于充分利用芯片中集成的RocketI/O模块,并采用差分输入参考时钟、8B/10B编码、预加重处理、通道绑定技术等,实现了四个绑定通道的高速互连(2.5Gbaud)。设...
来源:详细信息评论
一种实用层次化数字测温统的设计
收藏 引用
《微计算机信息》2008年 第35期24卷 4-5,8页
作者:龚军 位国尧 张陈 龚恒湖北武汉华中科技大学电信系430074 
针对DS18B20采集精度高但读取温度速度慢的特点,本文设计开发了一套层次化多点数字化测温统,该统是一个PC机为主控机,由多个单片机和多个数字温度传感器DS18B20构成温度检测统。统分为三层,每一层都采用了模块化设计,便于统...
来源:详细信息评论
利用Allegro实现嵌入式统高速电路设计
收藏 引用
《微计算机信息》2006年 第4Z期22卷 101-103,16页
作者:张艺凡 张艺夕 李琪湖北武汉中国科学院武汉岩土力学所 湖北武汉华中科技大学电信系 
本文首先简述了高性能ARM9微处理器EP9315集成的外设接口及硬件结构框架,提出了当前高速电路设计中的问题;然后,详细介绍了利用Allegro实现嵌入式统中SDRAM和IDE总线接口的电路设计;最后以CirrusLogic公司的CS8952为例,阐述了物理层...
来源:详细信息评论
聚类工具 回到顶部