限定检索结果

检索条件"机构=214035无锡中国电子科技集团公司第58所"
275 条 记 录,以下是1-10 订阅
视图:
排序:
基于FPGA的多路SGMII接口以太网设计与测试
收藏 引用
电子技术应用》2025年 第2期51卷 75-80页
作者:付强 乔辉 杨飞虎 曹拴住 张竞飞中国电子科技集团公司第58研究所江苏无锡214035 
嵌入式处理器受功耗、尺寸、成本限制,一般集成1个或2个以太网控制器,不能满足某些特定现场对多路以太网数据同时传输的需求。提出一种基于现场可编程门阵列(FPGA)的以太网设计,利用FPGA高速、并行处理优势,集成的串行/解串器(SerDes)...
来源:详细信息评论
新型低功耗γ射线传感器检测电路设计
收藏 引用
《核电子学与探测技术》2015年 第10期35卷 977-980页
作者:宣志斌 肖培磊 朱琪中国电子科技集团公司第58研究所无锡214035 
为了顺应辐射检测仪集成化和小型化的趋势,设计了一种新型低功耗γ射线传感器检测电路。该电路采用电容耦合式积分放大器加比较器的检测方式,配合单片机实现了数字化控制,有效扩大了电路的应用范围,具有隔离直流工作点,检测精度高的优...
来源:详细信息评论
基于改进CORDIC算法实现高速直接数字频率合成器
收藏 引用
《仪器仪表学报》2010年 第11期31卷 2586-2591页
作者:万书芹 陈宛峰 黄嵩人 季惠才 于宗光中国电子科技集团公司第58研究所无锡214035 江南大学信息工程学院无锡214122 
设计实现了一种高速直接数字频率合成器。利用混合CORDIC算法的思想,用混合角度集代替传统正切角度集,并讨论了在二进制格式下的中间值,采用改进的混合差分CORDIC算法实现了相位幅度的转换。在确保算法的迭代精度和收敛区间的前提下,避...
来源:详细信息评论
一种新型高精度低压CMOS带隙基准电压源
收藏 引用
《湖南大学学报(自然科学版)》2012年 第8期39卷 48-51页
作者:陈迪平 吴旭 黄嵩人 季惠才 王镇道湖南大学物理与微电子科学学院湖南长沙410082 中国电子科技集团公司第58研究所江苏无锡214035 
为消除运算放大器失调电压对带隙电压精度的影响,采用NPN型三极管产生ΔVbe,并设计全新的反馈环路结构产生了低压带隙电压.电路采用SMIC 0.18μm CMOS工艺实现,该新型低压带隙基准源设计输出电压为0.5V,温度系数为8ppm/℃,电源抑制比达...
来源:详细信息评论
基于高温抗辐照SOI CMOS工艺的器件特性研究
收藏 引用
《原子能科学技术》2021年 第12期55卷 2151-2156页
作者:张庆东 吴建伟 李金航 宋帅 纪旭明 顾祥 洪根深 李冰东南大学网络空间安全学院江苏南京210096 中国电子科技集团公司第58研究所江苏无锡214035 
绝缘体上硅(SOI)技术因其独特的优势而广泛应用于辐射和高温环境中,研究不同顶层硅膜厚度(t_(Si))的器件特性,对进一步提升高温抗辐照SOI CMOS器件的性能至关重要。本工作首先通过工艺级仿真构建了N沟道金属氧化物半导体场效应晶体管(NM...
来源:详细信息评论
一种高增益带宽CMOS全差分运算放大器的设计
收藏 引用
《微电子学》2009年 第2期39卷 155-158,164页
作者:陈恒江 刘明峰 郭良权 王成中国电子科技集团公司第58研究所江苏无锡214035 
介绍了一种采用折叠式共源共栅结构的高增益带宽全差分运算放大器的设计和实现,详细讨论了折叠式共源共栅放大器的电路结构、共源共栅偏置电路,以及开关电容共模反馈电路(SCCMFB)。电路的设计基于CSMC 0.5μm DPTM 5 V混合信号工艺。仿...
来源:详细信息评论
基于高速DDFS的高精度DAC的设计
收藏 引用
中国电子科学研究院学报》2015年 第6期10卷 632-635页
作者:张涛 万书芹 苏小波 于宗光中国电子科技集团公司第58研究所江苏无锡214035 
设计了一种应用于高速数字频率合成器的高精度DAC。电路采用6+8分段式电流舵结构进行设计,高6位为温度计编码,低8位为二进制编码,设计中采用Q^2旋转漫游算法排布电流源阵列,双路归零编码控制输出。基于SMIC 0.13μm 1P6M数模混合CMOS工...
来源:详细信息评论
基于FPGA与DDR3缓存的PAL制式图像源产生模块设计与实现
收藏 引用
《实验室研究与探索》2018年 第11期37卷 96-99页
作者:杨文豪 倪文龙 付强 孙舟 郭奇 钱宏文中国电子科技集团公司第58研究所江苏无锡214035 
为实现环境试验中产品关键性能的快速测试,模拟4路PAL制式摄像头并行输出,设计了基于FPGA与DDR3的图像源产生模块。将YCrCb格式图像源按照ITU-RBT. 656标准编码,采用ADV7393芯片实现PAL制式转换,通过分区缓存和等时轮转的方式,经由DDR3-...
来源:详细信息评论
一种基于TI5416的应用程序boot方法
收藏 引用
《微电子学与计算机》2016年 第2期33卷 68-71页
作者:张梅娟 石乔林 俞光耀 李晓磊中国电子科技集团公司第58研究所江苏无锡214035 
利用TI5416处理器可自定义boot程序的功能,灵活的实现了对复杂语音程序的上电自举加载.利用TI5416存储结构特点,设计了地址译码,实现了程序页共享,有效节省了存储空间容量需求.
来源:详细信息评论
32位DSP两级cache的结构设计
收藏 引用
《微计算机信息》2008年 第17期24卷 185-186,218页
作者:杨向峰 张惠国 陶建中江南大学信息工程学院 214035无锡中国电子科技集团公司第58所 中国电子科技集团公司第58所 江南大学信息工程学院214035无锡 
采用自顶向下的流程设计了一款32位DSP的cache。该cache采用两级结构,一级采用哈佛结构,二级采用普林斯顿结构。本文详细论述了该cache的结构设计及采用的算法。
来源:详细信息评论
聚类工具 回到顶部