限定检索结果

检索条件"机构=Synplicity公司"
7 条 记 录,以下是1-10 订阅
视图:
排序:
提高ASIC验证的速度与可视性
收藏 引用
《今日电子》2007年 第6期 58-61页
作者:Mario LaroucheSynplicity公司 
基于FPGA的ASIC/SoC原型设计及基于FPGA的系统在实时硬件速霞下可以实现100%的内部信号可视性
来源:详细信息评论
完全可视化技术为ASIC验证带来革命性变化
收藏 引用
《电子设计应用》2007年 第6期 84-86页
作者:Mario LaroucheSynplicity公司 
针对FPGA原型验证系统开发的完全可视化技术能够大幅提高ASIC和系统验证工作的效率,synplicity公司开发的TotalRecall技术就实现了这种突破。该技术采用最新的电路设计与综合方法,充分发挥FPGA原型验证技术的各种优势,如低成本、高速及...
来源:详细信息评论
ESL综合解决方案提高DSP的设计效率,推动ASICS与FPGA器件发展
收藏 引用
《今日电子》2008年 第1期 66-68页
作者:Gary MeyersSynplicity公司 
电子产品中数字信号处理(DSP)芯片的使用率正急剧增加。现场可编程门阵列(FPGA)可支持数百万个门,并以DSP为中心,这种特性使其性能比标准的DSP芯片有了大幅提升。此外,FPGA还可进行中小型批量生产,能支持非常强大的原型设计与...
来源:详细信息评论
FPGA物理综合的发展
收藏 引用
《电子设计应用》2006年 第5期 16-16,18,20页
作者:Gael PaulSynplicity公司 
尽管FPGA已经存在了很长一段时间,但直到最近的几年,也无法和ASIC进行直接竞争.主要原因就是FPGA具有较少的门级数,较低的运行速度和较高的单价,即使是需求量比较大,价格依然比较高.
来源:详细信息评论
用多片FPGA进行ASIC设计验证的分区和综合技术
收藏 引用
《集成电路应用》2002年 第2期19卷 26-28页
作者:尼尔·普特Synplicity公司上海办 
本文将介绍如何在专业的验证软件Certify的帮助下,实现快速有效的用多片FPGA来进行ASIC设计验证。
来源:详细信息评论
ASIC设计中的多点综合技术
收藏 引用
《中国集成电路》2003年 第2期12卷 72-76页
在 Moore 定律仍然有效的今天,对技术发展的每一个时刻做出精确的预言是十分困难的。但 ASIC和 FPGA 所集成的门数仍像数年前 Gordon Moore预言的那样平均每18个月增加一倍。今天的片上系统(SoC)一般包括了数字逻辑、存储器、微处理器...
来源:详细信息评论
深亚微米时代用于可编程逻辑器件设计的物理综合技术
收藏 引用
《今日电子》2001年 第4期 34-36页
作者:Jeff Garrison Balaji ThirumalaiSynplicity公司 Altera公司 
随着系统复杂度的提高和产品进入市场时间的缩短,在传统的专用集成电路(ASIC)高成本和漫长的开发周期面前受到挫折的设计者,正在转向百万门级的可编程逻辑器件(PLD).越来越高的PLD复杂度和越来越低的开发成本,使得基于PLD的应用类型和...
来源:详细信息评论
聚类工具 回到顶部